电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCPL-0721#060

产品描述1 CHANNEL LOGIC OUTPUT OPTOCOUPLER, 25 Mbps, SO-8
产品类别光电子/LED    光电   
文件大小438KB,共18页
制造商HP(Keysight)
官网地址http://www.semiconductor.agilent.com/
下载文档 详细参数 全文预览

HCPL-0721#060概述

1 CHANNEL LOGIC OUTPUT OPTOCOUPLER, 25 Mbps, SO-8

HCPL-0721#060规格参数

参数名称属性值
包装说明SO-8
Reach Compliance Codeunknown
其他特性UL RECOGNIZED, VDE APPROVED
配置SINGLE
标称数据速率25 MBps
最大正向电流0.00001 A
最大绝缘电压3750 V
元件数量1
最大通态电流0.01 A
最高工作温度85 °C
最低工作温度-40 °C
光电设备类型LOGIC IC OUTPUT OPTOCOUPLER
最小供电电压4.5 V
Base Number Matches1

文档预览

下载PDF文档
Agilent
HCPL-0720/7720 and HCPL-0721/7721
40 ns Propagation Delay,
CMOS Optocoupler
Data Sheet
Features
• +5 V CMOS compatibility
• 20 ns maximum prop. delay skew
Description
Available in either an 8-pin DIP or
SO-8 package style respectively, the
HCPL-772X or HCPL-072X
optocouplers utilize the latest
CMOS IC technology to achieve
outstanding performance with very
low power consumption. The
HCPL-772X/072X require only two
bypass capacitors for complete
CMOS compatability.
Basic building blocks of the
HCPL-772X/072X are a CMOS
LED driver IC, a high speed LED
and a CMOS detector IC. A CMOS
logic input signal controls the
LED driver IC which supplies
current to the LED. The detector
IC incorporates an integrated
photodiode, a high-speed
transimpedance amplifier, and a
voltage comparator with an
output driver.
• High speed: 25 MBd
• 40 ns max. prop. delay
• 10 kV/µs minimum common mode
rejection
• –40 to 85°C temperature range
• Safety and regulatory approvals
UL recognized
3750 V rms for 1 min. per
UL 1577
CSA component acceptance
notice #5
IEC/EN/DIN EN 60747-5-2
– V
IORM
= 630 Vpeak for
HCPL-772X option 060
– V
IORM
= 560 Vpeak for
HCPL-072X option 060
Applications
• Digital fieldbus isolation: CC-Link,
DeviceNet, Profibus, SDS
• AC plasma display panel level
shifting
• Multiplexed data transmission
• Computer peripheral interface
• Microprocessor system interface
Functional Diagram
TRUTH TABLE
(POSITIVE LOGIC)
V
I
, INPUT
V
I
2
I
O
*
3
LED1
GND
1
4
SHIELD
5
GND
2
6
V
O
7
NC*
H
L
LED1
OFF
ON
V
O
, OUTPUT
H
L
**V
DD1
1
8
V
DD2
**
* Pin 3 is the anode of the internal LED and must be left unconnected for
guaranteed data sheet performance. Pin 7 is not connected internally.
**A 0.1
µF
bypass capacitor must be connected between pins 1 and 4, and
5 and 8.
CAUTION:
It is advised that normal static precautions be taken in handling and assembly of this
component to prevent damage and/or degradation which may be induced by ESD.
无线遥控LED时钟屏的设计
引言 LED时钟显示屏的长时间使用,会产生一定的累加误差,故使用一段时间需进行校正,但大屏幕时钟显示器,通常悬挂在较高处,时间的调整与修改需工作人员爬到高处进行操作,既不方便,又不 ......
黑衣人 单片机
在pyboardCN增加了一个超级电容
本帖最后由 dcexpert 于 2018-4-7 18:06 编辑 这几天为了测试RTC的功能,在第一版的pyboardCN增加了一个超级电容,给VBat供电。使用的是一个0.22F的超级电容,理论上RTC的工作电流在1uA左右 ......
dcexpert MicroPython开源版块
FPGA设计中的加法乘法
加减乘,在fpga设计中,使用verilog hdl语言来描述,简单的很,直接就是+、-、*,没有任何疑问,但是计算过程中的信号的位宽,却值得认真揣摩。 数学运算,必然涉及到有符号数与无符号数的区别 ......
tx_xy FPGA/CPLD
第一篇 Ansys软件介绍
个人玩了几天Ansys软件,觉得挺有意思的,而且帮助不小,从网上的收费情况来看,商业用途也不错。下面几篇文章,我将对Ansys软件做深入介绍,包括操作界面,命令,关键字等,随时有例程奉上,好 ......
wugx 工业自动化与控制
altera的板子JTAG不能烧程序
本帖最后由 ligongxiaobie 于 2014-10-31 10:35 编辑 现在出现个新的现象,有个板子能用JTAG烧进去程序,CONF_DONE也置高了,nSTATUS方波没了,变成低电平了。但是程序并没有运行,这是为何 ......
ligongxiaobie FPGA/CPLD
路由绑定
各位大神好,修改路由绑定程序的时候一直出现"Match Desc Req", "Non Matched",没找到匹配符,求指导?...
林晓松 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2695  1123  2664  2562  2170  25  2  43  11  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved