OT PLD, 25ns, TTL, CDFP24, 0.375 X 0.625 INCH, CERPAK-24
参数名称 | 属性值 |
厂商名称 | AMD(超微) |
包装说明 | DFP, |
Reach Compliance Code | unknown |
ECCN代码 | 3A001.A.2.C |
其他特性 | POWER-UP RESET |
最大时钟频率 | 28.5 MHz |
JESD-30 代码 | R-GDFP-F24 |
JESD-609代码 | e0 |
长度 | 15.367 mm |
专用输入次数 | 12 |
I/O 线路数量 | 4 |
端子数量 | 24 |
最高工作温度 | 125 °C |
最低工作温度 | -55 °C |
组织 | 12 DEDICATED INPUTS, 4 I/O |
输出函数 | MIXED |
封装主体材料 | CERAMIC, GLASS-SEALED |
封装代码 | DFP |
封装形状 | RECTANGULAR |
封装形式 | FLATPACK |
可编程逻辑类型 | OT PLD |
传播延迟 | 25 ns |
认证状态 | Not Qualified |
座面最大高度 | 2.286 mm |
最大供电电压 | 5.5 V |
最小供电电压 | 4.5 V |
标称供电电压 | 5 V |
表面贴装 | YES |
技术 | TTL |
温度等级 | MILITARY |
端子面层 | TIN LEAD |
端子形式 | FLAT |
端子节距 | 1.27 mm |
端子位置 | DUAL |
宽度 | 10.29 mm |
Base Number Matches | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved