电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC04PA-1.8REV-F

产品描述EEPROM, 512X8, Serial, CMOS, PDIP8, 0.300 INCH, PLASTIC, MS-001, DIP-8
产品类别存储    存储   
文件大小1MB,共14页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT24WC04PA-1.8REV-F概述

EEPROM, 512X8, Serial, CMOS, PDIP8, 0.300 INCH, PLASTIC, MS-001, DIP-8

CAT24WC04PA-1.8REV-F规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码DIP
包装说明DIP,
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
最大时钟频率 (fCLK)0.1 MHz
JESD-30 代码R-PDIP-T8
JESD-609代码e0
长度9.59 mm
内存密度4096 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数512 words
字数代码512
工作模式SYNCHRONOUS
最高工作温度105 °C
最低工作温度-40 °C
组织512X8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行SERIAL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度4.57 mm
串行总线类型I2C
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.8 V
标称供电电压 (Vsup)3 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.62 mm
最长写入周期时间 (tWC)10 ms
Base Number Matches1

文档预览

下载PDF文档
Not Recommended for New Design,
Replace with CAT24C16
CAT24WC01/02/04/08/16
1K/2K/4K/8K/16K-Bit Serial EEPROM
FEATURES
s
400 kHz I
2
C Bus Compatible*
s
1.8 to 5.5Volt Operation
s
Low Power CMOS Technology
s
Write Protect Feature
s
Self-Timed Write Cycle with Auto-Clear
s
1,000,000 Program/Erase Cycles
s
100 Year Data Retention
s
8-pin DIP, SOIC, TSSOP and MSOP packages
- "Green" package option available
s
Commercial, Industrial, Automotive and
— Entire Array Protected When WP at V
IH
s
Page Write Buffer
Extended Temperature Ranges
DESCRIPTION
The CAT24WC01/02/04/08/16 is a 1K/2K/4K/8K/16K-
bit Serial CMOS EEPROM internally organized as 128/
256/512/1024/2048 words of 8 bits each. Catalyst’s
advanced CMOS technology substantially reduces de-
vice power requirements. The the CAT24WC01/02/04/
08/16 feature a 16-byte page write buffer. The device
operates via the I
2
C bus serial interface, has a special
write protection feature, and is available in 8-pin DIP,
SOIC, TSSOP and MSOP packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
SOIC Package (J, W, GW)
EXTERNAL LOAD
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
5020 FHD F01
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
SENSE AMPS
SHIFT REGISTERS
COLUMN
DECODERS
TSSOP Package (U, Y, GY)
MSOP Package (R, Z, GZ)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
(MSOP and TSSOP available for CAT24WC01,
CAT24WC02 and CAT24WC04 only)
SDA
VCC
WP
SCL
SDA WP
START/STOP
LOGIC
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
XDEC
CONTROL
LOGIC
E
2
PROM
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +5.5V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1022, Rev. N
EEWORLD大学堂----Atmel SmartConnect 平台 - 全新物联网 Wi-Fi 解决方案(二)
Atmel SmartConnect 平台 - 全新物联网 Wi-Fi 解决方案(二):https://training.eeworld.com.cn/course/78借助 Wi-Fi 这项重要技术,器件可以直接互相连接、连接到广域网,或者仅仅连接到互联 ......
dongcuipin 聊聊、笑笑、闹闹
求助:一道Intel笔试题
题目:给出至少两种方法实现存储器管理,比如虚存。 题目中提到了虚存,那么答案应该不能再列举它。...
coffeewjf 嵌入式系统
希望能够给自己一个不要让自己堕落的机会
希望能够给我一个实用的机会……...
philips_lu FPGA/CPLD
这天真冷!
冷冷冷冷冷!我都不敢出被窝了!脚都被冻裂口子了!希望早点暖和起来!亲们你们冷不冷? ...
lcofjp 聊聊、笑笑、闹闹
为什么我不能答题呀?
为啥那个TI学习的我不能答题呀...
guoyixiaoBME 为我们提建议&公告
瑞萨DIY活动获奖感言
万万没想到我获奖了。哈哈,来而不往非礼也,既然获奖了就发表下本人的获奖感言:首先十分谢谢EEWorld论坛,让我们众多的发烧友有机会近距离的学习瑞萨控制器。可能对多数的人来说瑞萨控制器只 ......
shiyongzhu 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1080  2351  1743  1903  1239  56  50  21  7  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved