电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA172M000DG

产品描述LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA172M000DG概述

LVPECL Output Clock Oscillator, 172MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA172M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率172 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
人大国际关系学院副院长:谷歌到底想干什么
两天来,谷歌威胁要退出中国市场,一些西方媒体发出赞扬,并迅速把这一事件变成了批判中国的好机会。美国国务卿希拉里站出来指责中国,国会议员发出更加刺耳的声音。在这一事件中,谷歌处于风暴 ......
open82977352 聊聊、笑笑、闹闹
安森美半导体——FOD83xx/T系列来袭! 答题赢好礼,更可免费申请样片
安森美半导体——FOD83xx/T系列来袭! 答题赢好礼,更可免费申请样片 答题赢好礼,更可免费申请样片~~{:1_138:} 活动时间:即日起——2018年12月31日 活动介绍: 1.下载和阅读隔离产 ......
EEWORLD社区 模拟电子
Hercules之ADC 初步学习
104947104947 Hercules 器件系列产品执行两个带有共享通道的用于快速转换的模块(乒乓操作方法)。 使用双ADC 转换器来执行两个通道的系统也许能够在应用中请求故障容错。 Hercule ......
anvy178 微控制器 MCU
EEWORLD DIY——增加点电子功能的桌面收纳盒(画块板子)
继上一次十一假期结束发了一篇【EEWORLD DIY——增加点电子功能的桌面收纳盒(开贴篇)】帖子之后,转眼又过去半月有余了,虽然近期一直没在论坛更新后续的东西,但这段时间DIY这件事情 ......
dong2213dong DIY/开源硬件专区
2015电赛选拔题目
本帖最后由 光亮自在 于 2015-7-25 16:54 编辑 2015电赛选拔题目 ...
光亮自在 电子竞赛
ADI活动 --- 签个到,就送礼!
活动页面: http://ezchina.analog.com/message/14728#14728 ...
dontium ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 762  2149  1148  2506  1322  14  56  35  57  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved