电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1236M00BG

产品描述LVPECL Output Clock Oscillator, 1236MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA1236M00BG概述

LVPECL Output Clock Oscillator, 1236MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1236M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1236 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求问,单片机的中断
定时器中断要怎么设置?随意一个IO口做中断引脚又要怎么设置?...
不过机子 51单片机
在分压式偏置电路的直流通路中I2>>IB是如何得出的
在分压式偏置电路的直流通路中,书上说偏置电阻R2上的电流I2远远大于基极电流IB,即I2>>IB,请问这是如何得出的啊?...
Erespreciosa 嵌入式系统
在跑MIG布局布线后仿真时碰到的两个问题:无法调用模块下信号线和不识DDR行为模型
背景是控制用MIG生成DDR SDRAM控制器,测试环境是这样的,顶层是我写的TESTBENCH,顶层下有两个模型,一个就是可综合的模型(包括MIG生成的核和我写的状态机),另一个模型就是从MICRON公司下载的D ......
zhj1985 FPGA/CPLD
平头哥场景化蓝牙Mesh调试遇到的问题
本帖最后由 littleshrimp 于 2021-10-30 14:14 编辑 今天参照《蓝⽛MESH⽹关开发板快速上⼿⼿册》准备给模块入网,按照手册操作遇到问题如下: 一、获取网关的ma ......
littleshrimp 国产芯片交流
一个关于三极管放大倍数的问题
请教一个关于三极管放大倍数的问题。在实际应用中三极管的电压放大倍数β是不确定的,那么我们应用时怎么才能知道一个三极管在电路中的实际放大倍数β呢?请高手指教一下,先谢过!...
beandy 模拟电子
图片下载到lpc1788的外部nandflash
各位前辈,小弟刚刚接触lpc1788。我现在做一个类似数码相框的设计,现在有许多图片需要存储。目前打算放在nandflash里。请问是怎么个方法能让图片下载到nandflash里。 ...
joy6130 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 350  2664  465  1239  1758  56  21  11  27  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved