电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

595AC525M000DGR

产品描述Oscillator
产品类别无源元件    振荡器   
文件大小89KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

595AC525M000DGR概述

Oscillator

595AC525M000DGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Si595
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10
TO
525 MH
Z
Features
Available with any-rate output
frequencies from 10 to 525 MHz
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
FTTx
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
See page 7.
Description
The Si595 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si595 is available with
any-rate output frequency from 10 to 525 MHz. Unlike traditional VCXOs,
where a different crystal is required for each output frequency, the Si595
uses one fixed crystal to provide a wide range of output frequencies. This IC-
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides supply noise rejection, simplifying the task of generating low-jitter
clocks in noisy environments. The Si595 IC-based VCXO is factory-
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, tuning slope, and absolute pull range (APR).
Specific configurations are factory programmed at time of shipment, thereby
eliminating the long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10–525 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Preliminary Rev. 0.2 8/09
Copyright © 2009 by Silicon Laboratories
Si595
处理器为什么只能有一层器件,NAND却可以多层堆叠?
在知乎看到一个提问,转过来分享给大家 原文地址 处理器的器件层是不是只有最下面一层,不能多层的原因是导线连接问题复杂还是最下面一层硅(单晶硅)来制作器件性能最高?SOI的绝缘体上 ......
白丁 FPGA/CPLD
【全志异核多构 AI智能视觉V853开发板测评】简单开箱
首先感谢厂家和eeworld得活动。关于开发板和芯片资料官方主页十分详细https://v853.docs.aw-ol.com/ 这里还是做一下复读机: V853 是一颗面向智能视觉领域推出的新一代高性能、低功耗 ......
dql2016 国产芯片交流
C6000的程序优化流程及方法
C6000软件开发流程 443823 图1为C6000的软件开发流程图。图中阴影部分是开发C代码的常规流程,其他部分用于辅助和加速开发讨程. C/C++源文件首先经过C/C++编译器(C/C++cornpiler)转 ......
fish001 微控制器 MCU
导师要求做个小型嵌入式防火墙,大伙有啥好建议?
天哪,导师要求做个小型嵌入式防火墙。 要能跑UCOS系统。 我想请教各位,能否使用仿真或者什么方法比较快的做出来呢? 急死我了。希望高手赐教指点迷津 本人愿意散分。。。。 救命 ......
zyw_124 嵌入式系统
求高手帮忙:如何测试这些数据?
如何测试vxworks中任务切换时间 抢占时间 中断延迟时间 信号量混洗时间 死锁解除时间 数据包吞吐率等等这些指标 最好给个例子 实在不明白这些怎么弄 谢谢了...
xyouhai 嵌入式系统
51单片机的定时器(初学者)
单片机我也是才刚刚接触,还在学习中……我想把我在学习中的体会和心得都记录下来,以便像我一样的初学者的交流学习。我是一个真正的单片机初学者,上大学之前对单片机是一无所知,甚至听都没有 ......
扫把鑫 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2322  1176  1400  1481  1295  56  55  45  3  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved