电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA262M000DG

产品描述CMOS/TTL Output Clock Oscillator, 262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530HA262M000DG概述

CMOS/TTL Output Clock Oscillator, 262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA262M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于单片机开发
使用AVR单片机 做一个 侧地下管线 深度的 原理是电磁感应 不甚感激...
kapaluo 聊聊、笑笑、闹闹
nand flash盘符的问题
wince 6下在eboot中把flash分成了两个分区,一个给bin镜像: BP_OpenPartition(NEXT_FREE_LOC, ( g_burnSize + sector_size) / sector_size, PART_BINFS, TRUE, PART_CREATE_NEW); 一个 ......
531496955 嵌入式系统
中国IPTV产业标准研讨会现场全景及实录
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 新浪科技讯 2005年11月24日,由中国计算机用户协会多媒体应用专业委员会主办,智达市场策略顾问有限公司承办的中国IPTV产业政策及技术、标 ......
newlooking 消费电子
第五届中国云计算大会
前段时间在微博上参加EEWORLD的转发抽奖活动,很幸运的中了云计算大会门票 119816 云计算大会在北京国家会议中心召开,共3天,6月5号到7号,看日程安排里写了7号有抽奖活动,所以决定7号去 ......
aiguodelaoge 综合技术交流
【项目外包】硬件电路设计、PCB制板、底层驱动程序编写
硬件电路设计、PCB制板、底层驱动程序编写 项目预算:¥ 5,000~10,000 开发周期: 60天 项目分类: 嵌入式 竞标要求: ......
CSTO项目交易 嵌入式系统
【DSP入门都曾问过的几个问题,你问过没有?】
小弟新学DSP,现在想自己画一块DSP的开发板。找了很多参考资料,有几个疑问,我觉得可能初学者都会问的。 问题如下: 1.DSP程序的串口下载方式。 这种方式可以省了买仿真器的一笔很大的 ......
cscl DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1162  2668  1863  2607  758  29  28  22  30  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved