电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9675301QXA

产品描述Low Skew Clock Driver, ACT Series, 1 True Output(s), 0 Inverted Output(s), CMOS, CDFP14, CERAMIC, DFP-14
产品类别逻辑    逻辑   
文件大小242KB,共12页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962G9675301QXA概述

Low Skew Clock Driver, ACT Series, 1 True Output(s), 0 Inverted Output(s), CMOS, CDFP14, CERAMIC, DFP-14

5962G9675301QXA规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数14
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列ACT
输入调节DIFFERENTIAL
JESD-30 代码R-CDFP-F14
逻辑集成电路类型LOW SKEW CLOCK DRIVER
功能数量1
反相输出次数
端子数量14
实输出次数1
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)16 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量500k Rad(Si) V
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACTS220
Clock and Wait-State Generation Circuit
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACTS220 - SMD 5962-96753
DESCRIPTION
The UT54ACTS220 is designed to be a companion chip to
UTMC’s UT69151 SμMMIT family for the purpose of gener-
ating clock and wait-state signals. The device contains a divide
by two circuit that accepts TTL input levels and drives CMOS
output buffers. The chip accepts a 48MHz clock and generates
a 24MHz clock. The 48MHz clock can have a duty cycle that
varies by
±
20%. The UT54ACT220 generates a 24MHz clock
with a
±
5% duty cycle variation. The wait-state circuit generates
a single wait-state by delaying the falling edge of DTACK into
the SμMMIT. The clock/timing device generates DTACK from
the falling edge of input RCS which is synchronized by the fall-
ing edge of 24MHz. The SμMMIT drives inputs RCS and
DMACK.
The devices are characterized over full military temperature
range of -55°C to +125°C.
LOGIC SYMBOL
MRST
48MHz
RCS
DMACK
(10)
(6)
(9)
(8)
S
CTR1
SRG2
1D
S
(11)
(12)
DTACK
(13)
PINOUTS
14-Pin DIP
Top View
NC
CLKOUT
CLKOUT
CLKIN
NC
48MHz
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
24MHz
DTACK
TEST
MRST
RCS
DMACK
14-Lead Flatpack
Top View
NC
CLKOUT
CLKOUT
CLKIN
NC
48MHz
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
24MHz
DTACK
TEST
MRST
RCS
DMACK
24MHz
TEST
(2)
CLKIN
(4)
(3)
CLKOUT
CLKOUT
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC
Publication 617-12.
1
关于msp430的问题
最近在学msp430f5438,装了IAR后发现头文件里没有5438的头文件,比如 TACTL,TAR等这些寄存器不能识别,是没有头文件这个原因导致的吗?如果是可以把5438的头文件发给我吗?或者是其他什么原因? ......
tm890912 微控制器 MCU
CP2201问题
各位好 我用8051和CP2201做了个以太网接口 在CP2201物理层初始化过程中 不管有没有连接 INT1RD的值总为0X31 不知道问题出在什么地方 希望高手能指点下 初始化程序如下 unsigned char PH ......
cqwjfb 单片机
自动绕线工具Specctra指南
很好的呀@和大家一起分享下...
dykonka PCB设计
对于工业环境干扰的一点想法
在很多时候都要谈及的抗干扰,干扰来自何方啊!我个人认为30%被干扰了的设备都是电源被干扰造成的.我以前最早做过一个抗干扰的小东西就是给绞肉机(听起来很恐怖,是做火腿肠的)做的换向器,开始我说 ......
aone2008 工业自动化与控制
请问,cpld中也能设定rom嘛?
请问,cpld中也能设定rom嘛? 看过 fpga的可以,不知道cpld的怎么样啊 ...
qchpanna FPGA/CPLD
低温电路设计
目前需要做一个工作在-30℃的环境下,根据手册所有的器件都是满足温度要求的,但是电路的设计是否满足温度要求?如果不满足应该如何改进?做PCB板时有什么需要注意的吗?焊接器件时有什么特殊要 ......
盛世龙精灵 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1975  998  2646  2718  809  49  55  25  1  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved