电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB751M000DG

产品描述CMOS/TTL Output Clock Oscillator, 751MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KB751M000DG概述

CMOS/TTL Output Clock Oscillator, 751MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB751M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率751 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【转帖】XILINX FPGA用LabVIEW开发
这个和我先前用LabVIEW开发TI的LM3S8962的步骤和方法基本都是一样的。 一:板子会从天上掉下来吗? 一个好消息就是,xilinx Spartan-3e 这块官板子可以免费申请!!我在网上 ......
wanghongyang FPGA/CPLD
大家有用过ssdp协议吗,紧急求助
最近需要在局域网内发现设备,准备用ssdp协议,在github上下载了相应的源程序,运行其中的例程总是接收不到组播地址的包,哪位接触过ssdp协议的能帮忙看一下,不胜感谢github源地址: light weig ......
flashtt Linux开发
苹果WWDC2016你看了吗?你怎么看?
标题即内容:本次的苹果WWDC,大家观看了么?你又是怎么看待在这次苹果开发者大会的呢? 苹果在这次大会上有0个硬件更新,但花了两个小时更新了4个操作系统(IOS,Mac OS,Watch OS和TV os), ......
okhxyyo 聊聊、笑笑、闹闹
在Altum designer中如何实现多类型的多通道PCB设计
各位,在Altum designer中有没有办法实现一个工程目录下,有2种以上类型的多通道设计,如15个相同MOS驱动电路,5个相同的滤波电路,有没有类似于单个类型下的多通道设计方案,求解中。。。 ...
zhang_guo2011 PCB设计
攒分,请无视
只为攒分...
mytzh 嵌入式系统
ucc28019的PFC电路
这个电路里面把电阻换电位器应该是可以调输出电压的吧?为什么我调了没有反应,输入24v,输出恒定32V。是哪里出了问题啊? ...
夜微微凉 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1570  240  753  1018  2185  45  9  38  39  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved