电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT74FCT807CTPYG

产品描述Low Skew Clock Driver, FCT Series, 10 True Output(s), 0 Inverted Output(s), CMOS, PDSO20, GREEN, SSOP-20
产品类别逻辑    逻辑   
文件大小79KB,共8页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT74FCT807CTPYG概述

Low Skew Clock Driver, FCT Series, 10 True Output(s), 0 Inverted Output(s), CMOS, PDSO20, GREEN, SSOP-20

IDT74FCT807CTPYG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SSOP
包装说明GREEN, SSOP-20
针数20
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性MAX PART TO PART SKEW = 0.75NS
系列FCT
输入调节SCHMITT TRIGGER
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度7.2 mm
负载电容(CL)50 pF
逻辑集成电路类型LOW SKEW CLOCK DRIVER
最大I(ol)0.048 A
湿度敏感等级1
功能数量1
反相输出次数
端子数量20
实输出次数10
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源5 V
Prop。Delay @ Nom-Sup3.5 ns
传播延迟(tpd)3.5 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.35 ns
座面最大高度1.99 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度5.3 mm
最小 fmax100 MHz
Base Number Matches1

文档预览

下载PDF文档
IDT74FCT807BT/CT
FAST CMOS 1-TO-10 CLOCK DRIVER
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
FAST CMOS
1-TO-10 CLOCK DRIVER
IDT74FCT807BT/CT
FEATURES:
0.5 MICRON CMOS Technology
Guaranteed low skew < 250ps (max.)
Very low duty cycle distortion < 350ps (max.)
High speed: propagation delay < 2.5ns (max.)
100MHz operation
TTL compatible inputs and outputs
TTL level output voltage swings
1:10 fanout
Output rise and fall time < 1.5ns (max)
Low input capacitance: 4.5pF typical
High drive: -32mA I
OH
, +48mA I
OL
Available in QSOP, SSOP, and SOIC packages
DESCRIPTION:
The FCT807T clock driver is built using advanced dual metal CMOS
technology. This low skew clock driver features 1:10 fanout, providing
minimal loading on the preceding drivers. The FCT807T offers low
capacitance inputs with hysteresis for improved noise margins. TTL level
outputs and multiple power and grounds reduce noise. The device also
features -32/48mA drive capability for driving low impedance traces.
FUNCTIONAL BLOCK DIAGRAM
O
1
PIN CONFIGURATION
IN
O
2
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
O
10
O
9
GND
O
8
V
CC
O
7
GND
O
6
O
5
GND
O
1
O
3
V
CC
O
2
O
4
GND
O
3
O
5
V
CC
IN
O
4
O
6
GND
O
7
O
8
QSOP/ SOIC/ SSOP
TOP VIEW
O
9
O
10
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2006
Integrated Device Technology, Inc.
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
MAY 2010
DSC-4242/4
大家谁用过双通道单刀双掷模拟开关?
我想选一个D-SPDT,对切换速度没有什么要求,对通道切换后信号响应速度要求大约是10K~100K,体积不要太大,请问大家知道哪个器件满足要求....
zorro1978 微控制器 MCU
超低功耗四2输入或非门
大家有什么超低功耗四2输入或非门的型号麻烦推荐下...
yyhhgg 测试/测量
FilterSolutions User's Guide 实践过的 仿真滤波器还不错
FilterSolutions User's Guide 只是这个是英文的原著帮助 大家可以阅览一下 ...
btty038 无线连接
请问TI的sysbios_ind_sdk_02.01.00.01包里面starterware的adc_app_volt_measure工...
将编译的adc_app_volt_measure工程烧入板子中发现读出来的数据显示1.8v和0v,改变adc0通道0和1上面的电压显示出来的数值没有变化,在代码里面找不到定义了哪两个通道,看不太懂,求指教。 2564 ......
LCZ DSP 与 ARM 处理器
micropython如何使用485通信
有用过的没有,指点一下...
zhaoqx MicroPython开源版块
关于时序约束
一直以来对可编程逻辑器件的时序约束都没有本质理解,现在碰到一下情况: 有两个信号同时从CPLD管脚进去,经过不同的逻辑从管脚出来,因为经过的逻辑不同,内部布线不同,导致两个信号先后出来 ......
771235870 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2007  754  2220  1748  417  22  37  24  34  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved