电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9653301QCC

产品描述AND-OR-Invert Gate, ACT Series, 1-Func, 8-Input, CMOS, CDIP14, SIDE BRAZED, CERAMIC, DIP-14
产品类别逻辑    逻辑   
文件大小225KB,共9页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962H9653301QCC概述

AND-OR-Invert Gate, ACT Series, 1-Func, 8-Input, CMOS, CDIP14, SIDE BRAZED, CERAMIC, DIP-14

5962H9653301QCC规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP,
针数14
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列ACT
JESD-30 代码R-CDIP-T14
JESD-609代码e4
长度19.43 mm
逻辑集成电路类型AND-OR-INVERT GATE
功能数量1
输入次数8
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)16 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量1M Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS54/UT54ACTS54
4-Wide AND-OR-INVERT Gates
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS54 - SMD 5962-96532
UT54ACTS54 - SMD 5962-96533
DESCRIPTION
The UT54ACS54 and the UT54ACTS54 are 4-wide AND-OR-
INVERT gates. The devices perform the Boolean function:
Y = AB+CD+EF+GH
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUT
A
H
X
X
X
L
X
B
H
X
X
X
X
L
C
X
H
X
X
L
X
D
X
H
X
X
X
L
E
X
X
H
X
L
X
F
X
X
H
X
X
L
G
X
X
X
H
L
X
H
X
X
X
H
X
L
OUTPUT
Y
L
L
L
L
H
H
PINOUTS
14-Pin DIP
Top View
A
C
D
E
F
NC
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B
NC
NC
H
G
Y
14-Lead Flatpack
Top View
A
C
D
E
F
NC
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B
NC
NC
H
G
Y
LOGIC DIAGRAM
A
B
C
D
Y
E
F
LOGIC SYMBOL
A
B
C
D
E
F
G
H
(1)
(13)
(2)
(3)
(4)
(5)
(9)
(10)
&
&
&
>1
G
&
(8)
Y
H
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and
IEC Publication 617-12.
1
看一下面的代码有什么不同,为什么最终结果不一样,数码管的第二位不正常
96186/* PORTB=SEG_CODE]; PORTC=0X08; _delay_ms(1); PORTB=SEG_CODE]; PORTC=0X10; _delay_ms(1); PORTB=SEG_CODE]; POR ......
ldh20091 Microchip MCU
FPGA 设计的四种常用思想与技巧(一)
FPGA/CPLD 的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、串并转换、流水线操作和数据接口的同步方法。希望本文能引起工程师们的注 ......
呱呱 FPGA/CPLD
(转)我是工科女 我骄傲
140807 ...
白丁 聊聊、笑笑、闹闹
求CC2530-CC2591EM Reference Design.zip
...
panxm916 无线连接
BlueNRG-1驱动LSM303C通过手机显示磁场拆线图
348026 下载驱动:LSM303C(加速度+磁力计)驱动例程ver1.1https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=544340&highlight=lsm303在BlueNRG-1_2 DK 2.x工程下找到Library新建文件 ......
littleshrimp MEMS传感器
电源测量与分析入门【泰克仪器】
目录 简介--------------------------------------------------------3 电源设计中的问题以及测量要求----------------------3 示波器与电源测量--------------------------------------3 ......
逍遥 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2150  1026  2098  2815  2827  17  22  4  51  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved