电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552JH1417M000DG

产品描述Oscillator
产品类别无源元件    振荡器   
文件大小237KB,共14页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552JH1417M000DG概述

Oscillator

552JH1417M000DG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
R E Q U E N C Y
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
( V C X O ) 1 0 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 8.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si552
2006年的技术新宠们更倾向之---
2006年的技术新宠们更倾向于提高应用的便捷和安全。 现今的网络与通信业,已经再没有哪种技术可以独领风骚多年,对照国内外的现状,越来越多的声音,已经由探讨转变为质疑。2005年,我们听到 ......
liudong2008lldd 无线连接
2019国赛TI赞助板卡相关视频教程整理
2019年国赛,TI提供赞助的板卡大致分为三类:基于MSP430/MSP432微控制器的板卡;基于C2000微控制器的板卡;基于Tiva TM4C123GH6PGE 微控制器的板卡;下面主要说说学习前两类板卡可供参考的相关 ......
EE大学堂 机器人开发
求助如何保存帖子
大家好,我是新来的,向大家请教个问题,如何将自己觉得不错的帖子保存上,方便以后查看,谢谢大家!! ...
雪枫21 聊聊、笑笑、闹闹
【问TI】关于功耗一些不解问题,在LM3S说明上实在是没有找到具体内容~
请问专家: 1.以LM3S8962这个狂暴系列为例,它里面的“I2C ,UART,SSI,,CAN,以太网”全开的话最大功耗是多少瓦?他们的最大功耗分别是大概多少瓦呀?(主要问题,请详细回答一下这个,目前很 ......
o0pingu0o 微控制器 MCU
求助
用MSP430F42x单片机驱动某逆变电路,要求输出交流电频率为400Hz,正负半周各占50%时间,SMCLK=1.048576MHz 答案中有一句是TACCR0=1310; //PWM总周期=2*1310=2620个SMLCK周期约等于400Hz 不明 ......
zzbaizhi 微控制器 MCU
再问:AP中调用TIMER PWM中断的问题 (这回是WINCE6)
看之前HJB的ce6中设定寄存器的工具,得知方法为挂一个驱动上去 但是问题来了,寄存器可以这样搞读写,但中断的IST呢? 总不能中断IST还要挂在那驱动里吧!? 请各位弟兄给个方向吧! 感恩啦 ......
wangjun01 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1360  235  93  1442  1182  23  52  48  15  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved