电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5T9070PAGI8

产品描述Low Skew Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), CMOS, PDSO48, GREEN, TSSOP-48
产品类别逻辑    逻辑   
文件大小178KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

5T9070PAGI8在线购买

供应商 器件名称 价格 最低购买 库存  
5T9070PAGI8 - - 点击查看 点击购买

5T9070PAGI8概述

Low Skew Clock Driver, 5T Series, 10 True Output(s), 0 Inverted Output(s), CMOS, PDSO48, GREEN, TSSOP-48

5T9070PAGI8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码TSSOP
包装说明GREEN, TSSOP-48
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
系列5T
输入调节STANDARD
JESD-30 代码R-PDSO-G48
JESD-609代码e3
长度12.5 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
湿度敏感等级1
功能数量1
反相输出次数
端子数量48
实输出次数10
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
传播延迟(tpd)2 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.025 ns
座面最大高度1.1 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度6.1 mm
最小 fmax200 MHz
Base Number Matches1

文档预览

下载PDF文档
2.5V Single Data Rate 1:10 Clock Buffer
Terabuffer™ Jr.
FEATURES:
Optimized for 2.5V LVTTL
Guaranteed Low Skew < 125ps (max)
Very low duty cycle distortion < 300ps (max)
High speed propagation delay < 2ns. (max)
Up to 200MHz operation
Very low CMOS power levels
Hot insertable and over-voltage tolerant inputs
1:10 fanout buffer
2.5V V
DD
Available in TSSOP package
NOT RECOMMENDED FOR NEW DESIGNS
For replacement part use 8T39S11
5T9070
PRODUCT DISCONTINUATION NOTICE - LAST TIME BUY EXPIRES SEPTEMBER 7, 2016
DATASHEET
DESCRIPTION:
The 5t9070 2.5V single data rate (SDR) clock buffer is a single-ended
input to ten single-ended outputs buffer built on advanced metal CMOS
technology. The SDR clock buffer fanout from a single input to ten sin-
gle-ended outputs reduces the loading on the preceding driver and provides
an efficient clock distribution network.
The 5t9070 has two output banks that can be asynchronously enabled/
disabled. Multiple power and grounds reduce noise.
APPLICATIONS:
• Clock and signal distribution
FUNCTIONAL BLOCK DIAGRAM
5T9070 REVISION A 4/14/15
1
©2015 Integrated Device Technology, Inc.

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1503  839  672  994  892  44  5  41  40  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved