电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA58M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QA58M0000DGR概述

CMOS/TTL Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA58M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率58 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430突然下载不了程序,怎么解决呀,急急急。。。
用的MSP430G2553,编译器用的IAR,,之前还好好的,突然就下载不了程序了,换块板子就可以,用了一会后新板子又不可以了,又换了一块又这样了,求解决呀{:1_85:} 就一直卡在这个界面,data:im ......
chen1346 微控制器 MCU
网络处理器架构及其在高速路由器中的应用
摘要:网络处理器兼顾了ASIC的高性能和RISC芯片的可编程灵活性,能同时提供了较好的处理速度和丰富的业务支持。NP4GS3 C是IBM推出的2.5C,网络处理器,支持线速转发和强大的QOS功能。本文介绍了NP ......
吸铁石上 无线连接
亚稳态概述
466969 ...
至芯科技FPGA大牛 FPGA/CPLD
Qt学习之路第20篇 event()
前面的章节中我们曾经提到 event() 函数。事件对象创建完毕后,Qt 将这个事件对象传递给 QObject 的 event() 函数。event() 函数并不直接处理事件,而是将这些事件对象按照它们不同的类型,分发 ......
兰博 嵌入式系统
MOS管控制LC谐振电路的谐振频率
新手请教一个Mos管相关的问题。 如下图谐振电路,当M1,M2都导通时,即电路中只有电感L起作用,L1和L2被短路,此时电路处于谐振状态,谐振频率为200kHz。如果M1,M2都不导通,L,L1,L2同时被连 ......
cherrynana 模拟电子
用上升还是下降沿采样
有两个问题想请教下大家,我在研究一段波形,是两个单片机通信的波形。如果以第一脚为时钟信号的话,第二脚和第三脚之间的采样是按下降沿采还是上升沿采啊 C:\Documents and Settings\Administ ......
asoni 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1779  1812  2344  1390  2503  12  27  44  46  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved