电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

222233823564

产品描述CAPACITOR, METALLIZED FILM, POLYPROPYLENE, 630 V, 0.56 uF, THROUGH HOLE MOUNT, RADIAL LEADED, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小211KB,共21页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

222233823564概述

CAPACITOR, METALLIZED FILM, POLYPROPYLENE, 630 V, 0.56 uF, THROUGH HOLE MOUNT, RADIAL LEADED, ROHS COMPLIANT

222233823564规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vishay(威世)
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99
电容0.56 µF
电容器类型FILM CAPACITOR
介电材料POLYPROPYLENE
JESD-609代码e3
安装特点THROUGH HOLE MOUNT
负容差20%
端子数量2
最高工作温度110 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差20%
额定(AC)电压(URac)275 V
额定(直流)电压(URdc)630 V
表面贴装NO
端子面层Matte Tin (Sn)
端子形状WIRE
Base Number Matches1
多路复用问题?
如何实现将多路信号转换成单路信号输出...
eeleader FPGA/CPLD
音频电路叠加在一起
[color=#000][backcolor=rgb(230, 246, 230)][font=Tahoma, Helvetica, SimSun, sans-serif]想把手机输出的左右声道叠加在一起,然后功过功放,再推送给一只喇叭。[/font][/backcolor][/color][color=#000][backcolor=rgb(230, 246, 230)][font=Tahoma...
麻袋 模拟电子
EE_FPGA V2.0 原理图
...
chenzhufly EE_FPGA学习乐园
一直对差分线不是很清楚,这块四层板差分线需要包地处理吗,能有哪位大神指导
刚刚从别的行业转行过来,只是参加过一些培训。对一些问题都是一知半解 ,在网上看资料有的差分线要求包地 有的又说包地会影响信号,不知道那种说法更准确一些,或者是那种情况下才会采取上面两种措施,求大神们指点一下...
asionl PCB设计
大神帮帮忙
大神们能不能编写一个基于tms320f2812的他励直流电机控制程序...
zxp196266 DSP 与 ARM 处理器
断开重连问题
急问!高手帮忙,在wince下,我的程序是在evc4.0下编写的,在与目标机通信时,我是客户端,目标机是服务器端,CCeSocket里面的onclose是没有用的,如何来获得连接中断的消息??而且断开后能够重新连接上 ? 谢谢...
luodennis 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 352  500  657  761  1439 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved