电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA1013M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1013MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DA1013M00DG概述

CMOS/TTL Output Clock Oscillator, 1013MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA1013M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1013 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【EEWORLD模块整理】+三相正弦变频电源模块
三相正弦变频电源也是一个不小的设计了,单独的模块化制作比较少见,基本上都是一个整体的设计或者是一个产品 整理了一些不同的实现方案,供大家参考~~~~~~~~~ ...
open82977352 电子竞赛
怎样做驱动开发
怎样做驱动开发 给点建议...
wwudii 嵌入式系统
TI M4 的IIC通信的I2C时钟速率,发送速率的计算问题
各位,M4英文数据手册上,I2C时钟周期计算公式为 SCL_PERIOD=2×(1+ TIMER_PRD)×10×CLK_PRD. 其中,CLK_PRD为系统时钟周期,SCL_PERIOD是I2C时钟 ......
1301120345 微控制器 MCU
java 程序员的困惑
我是一名java 程序员,在一家作java的公司做了三个月,但是我发现我对嵌入式软件开发很感兴趣,于是就辞职离开了公司,这其中还有一个原因就是公司要和我签三年的合同,我不想一下做这么长时间 ......
lanhaitun520 嵌入式系统
OK-G2LD-C开发板存储读写速度与网络实测
今年5月,飞凌嵌入式推出了基于瑞萨RZ/G2L处理器研发设计的FET-G2LD-C核心板及配套的OK-G2LD-C开发板。产品发布后小编就针对这套板卡的稳定性、功耗和启动等方面进行了快速上手评测,为大家答疑 ......
小螃蟹呀 ARM技术
关于TM4C123G 外部中断设置的问题输入搜索关键字
作为控制器,我希望TM4C123G可以接收来自其他传感器的高电位中断信号。所以我设置了PD7作为中断接收点。可是在运行过程中似乎并没有实现。 并且我也有在startup里注册中断程序 并且我的UART中 ......
SDT 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 908  2339  2212  2252  2052  52  44  8  10  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved