电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V67803S133BGGI

产品描述Cache SRAM, 512KX18, 4.2ns, CMOS, PBGA119, 14 X 22 MM, PLASTIC, BGA-119
产品类别存储    存储   
文件大小984KB,共23页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V67803S133BGGI概述

Cache SRAM, 512KX18, 4.2ns, CMOS, PBGA119, 14 X 22 MM, PLASTIC, BGA-119

IDT71V67803S133BGGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明BGA,
针数119
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间4.2 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B119
JESD-609代码e1
长度22 mm
内存密度9437184 bit
内存集成电路类型CACHE SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量119
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX18
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度2.36 mm
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
256K X 36, 512K X 18
3.3V Synchronous SRAMs
3.3V I/O, Burst Counter
Pipelined Outputs, Single Cycle Deselect
x
x
IDT71V67603
IDT71V67803
Features
256K x 36, 512K x 18 memory configurations
Supports high system speed:
– 166MHz 3.5ns clock access time
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW byte
GW),
GW
write enable (BWE and byte writes (BW
BWE),
BWx)
BWE
BW
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin thin plastic quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch
ball grid array (fBGA).
x
x
x
x
x
x
Description
The IDT71V67603/7803 are high-speed SRAMs organized as
256K x 36/512K x 18. The IDT71V67603/7803 SRAMs contain write,
data, address and control registers. Internal logic allows the SRAM to
generate a self-timed write based upon a decision which can be left until
the end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V67603/7803 can provide four cycles of
data for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V67603/7803 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm 100-
pin thin plastic quad flatpack (TQFP), a 119 ball grid array (BGA) and a 165
fine pitch ball grid array (fBGA).
Pin Description Summary
A
0
-A
18
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5310 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V67802.
SEPTEMBER 2004
1
©2004 Integrated Device Technology, Inc.
DSC-5310/06
【TI首届低功耗设计大赛】+@fxyc87+第三课 GPIO中断操作
【TI首届低功耗设计大赛】+@fxyc87+第三课 GPIO中断操作 前三次讲了金刚狼开发板的开发环境,包括CCS,IAR以及一个简单的GPIO触摸实例 其实这个芯片默认输入就可以触摸的,无需其它设置,所 ......
fxyc87 微控制器 MCU
一些系统定制(稳定)的问题?
平台:S3C2440+wince500 1、打开控制面板里面的日期时间设置,发现秒的数字变化比较快,而且是不均匀的,时快时慢 这个是什么原因,是ISR中的Timer设置问题吗? 时钟的不稳定会不会影 ......
carmack 嵌入式系统
IAR Embedded Workbench for ARM, V8.11還支援RDI Debug嗎?
如標題,IAR for ARM V8.11還支援RDI (Remote Debug Interface) ,為何無法在選單看到? 300116 ...
allen31 ARM技术
电容的两种等效电路
最近在学习去耦的过程中两,看到了种电容的等效电路,虽然都是从其结构,材料和生产工艺入手,但是两种模型还是有一点点区别。先在总结在下面供大家参考。 第一种: 来源一本名为 "ANA ......
nathanzhang 模拟电子
可穿戴ing,新年这款MCU能成为你的菜否:让可穿戴设备显示扩大量33%
:titter:看此MCU有点意思,特分享过来,能使可穿戴式设备显示屏的显示量扩大33%的低功耗微控制器“ML620Q416、418”,感觉好神奇是不是,{:1_95:}谁来揭秘,谜底就在文中{:1_95:} 全球知名 ......
nmg 单片机
关于红外线是否可以测人体温度?
想参加学校举行的挑战杯, 想做一个用红外线传感器 测量人体的温度。 不知道可以实现不。 也就是基于80C52单片机实现就可以了,希望大家给个建议,或者其他方面的 简单好实现基 ......
WRD0960 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2250  2183  320  2041  2912  29  40  37  47  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved