电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7210L35XL

产品描述Multiplier Accumulator/Summer, CMOS, CQCC68
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小158KB,共10页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览 文档解析

IDT7210L35XL概述

Multiplier Accumulator/Summer, CMOS, CQCC68

IDT7210L35XL规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codenot_compliant
JESD-30 代码S-XQCC-N68
JESD-609代码e0
端子数量68
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC
封装代码QCCN
封装等效代码LCC68,.56SQ,25
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式NO LEAD
端子节距0.635 mm
端子位置QUAD
处于峰值回流温度下的最长时间6
uPs/uCs/外围集成电路类型DSP PERIPHERAL, MULTIPLIER ACCUMULATOR/SUMMER
Base Number Matches1

文档解析

这份文档是关于IDT7210L,一个16位并行CMOS乘法累加器的数据手册。以下是一些关键的技术信息:

  1. 产品描述

    • IDT7210L是一个16位并行CMOS乘法累加器,具有可选的累加和减法功能。
    • 它具有高速性能,乘法累加时间仅为20纳秒。
  2. 主要特性

    • 与TRW TDC1010J、TMC2210、Cypress CY7C510和AMD AM29510引脚和功能兼容。
    • 支持双精度加法和乘法。
    • 使用先进的CMOS高性能技术制造,与TTL兼容。
  3. 功耗

    • 与双极和NMOS技术相比,功耗极低,仅为1/7到1/10。
  4. 操作模式

    • 可选择的累加、减法、四舍五入和预加载功能。
    • 可以执行乘法或乘法累加操作,并且可以选择减法。
  5. 输入/输出

    • 具有独立的输入和输出寄存器,以及时钟控制的D型触发器。
    • 支持预加载功能,允许输入数据预加载到输出寄存器。
  6. 引脚配置

    • 包括数据输入引脚、时钟输入引脚、控制输入引脚和三态输出控制引脚。
  7. 电气特性

    • 提供了输入电容、输出电容、工作电源电流等参数。
    • 包括输入高电平电压、输入低电平电压、输出高电平电压和输出低电平电压等参数。
  8. 温度范围

    • 工作温度范围为0至+70°C。
  9. 封装类型

    • 可用的封装类型为PLCC。
  10. 应用领域

    • 适用于实时数字信号处理应用。
  11. 速度等级

    • 提供多种速度等级,包括L20、L25、L35、L45、L55和L65,数字代表速度等级,单位为纳秒。
  12. 二进制格式

    • 支持分数二进制补码表示法和无符号整数表示法。
  13. 测试和验证

    • 文档中还包含了一些测试配置和定义,例如脉冲发生器和开关测试。
  14. 公司联系信息

    • 提供了公司总部的地址、联系电话和网站。

文档预览

下载PDF文档
IDT7210L
16 x 16 PARALLEL CMOS MULTIPLIER ACCUMULATOR
COMMERCIAL TEMPERATURE RANGE
16-BIT PARALLEL CMOS
MULTIPLIER-ACCUMULATOR
IDT7210L
featuring individual input and output registers with clocked D-type flip-flop,
- 16 x 16 parallel multiplier-accumulator with selectable accumulation and a preload capability which enables input data to be preloaded into the output
registers, individual three-state output ports for the Extended Product (XTP)
subtraction
and Most Significant Product (MSP) and a Least Significant Product output
- High-speed: 20ns multiply-accumulate time
- IDT7210 features selectable accumulation, subtraction, rounding and (LSP) which is multiplexed with the Y input.
preloading with 35-bit result
The X
IN
and Y
IN
data input registers may be specified through the use
- IDT7210 is pin and function compatible with the TRW TDC1010J, TMC2210, of the Two’s Complement input (TC) as either a two’s complement or an
Cypress CY7C510, and AMD AM29510
unsigned magnitude, yielding a full-precision 32-bit result that may be
- Performs subtraction and double precision addition and multiplication
accumulated to a full 35-bit result. The three output registers – Extended
- Produced using advanced CMOS high-performance technology
Product (XTP), Most Most Significant Product (MSP) and Least Significant
- TTL-compatible
Product (LSP) – are controlled by the respective TSX, TSM and TSL input
- Available in PLCC
lines. The LSP output can be routed through Y
IN
ports.
- Speeds available: L20/25/35/45/55/65
Accumulate input (ACC) enables the device to perform either a multiply
or a multiply-accumulate function. In the multiply-accumulate mode, output
DESCRIPTION:
data can be added to or subtracted from previous results. When the
Subtraction (SUB) input is active simultaneously with an active ACC, a
The IDT7210 is a high-speed, low-power 16 x 16-bit parallel multiplier-
subtraction can be performed. The double precision accumulated result is
accumulator that is ideally suited for real-time digital signal processing
rounded down to either a single precision or single precision plus 3-bit
applications. Fabricated using CMOS silicon gate technology, this device
offers a very low-power alternative to existing bipolar and NMOS counterparts, extended result. In the multiply mode, the Extended Product output (XTP)
with only 1/7 to 1/10 the power dissipation and exceptional speed (25ns is sign extended in the two’s complement mode or set to zero in the unsigned
mode. The Round (RND) control rounds up the Most Significant Product
maximum) performance.
(MSP) and the 3-bit Extended Product (XTP) outputs. When Preload input
A pin and functional replacement for TRW’s TDC1010J, the IDT7210 (PREL) is active, all the output buffers are forced into a high-impedance state
operates from a single 5 volt supply and is compatible with standard TTL (see Preload truth table) and external data can be loaded into the output
logic levels. The architecture of the IDT7210 is fairly straightforward, register by using the TSX, TSL and TSM signals as input controls.
FEATURES:
FUNCTIONAL BLOCK DIAGRAM
CLKX
X
IN
(X
15
- X
0
)
16
ACC, SUB,
RND, TC
4
Y
IN
CLKY (Y
15
- Y
0
/P
15
- P
0
)
16
XREGISTER
CONTROL
REGISTER
YREGISTER
MULTIPLIER ARRAY
32 +
TSL
PREL
+/–
ACCUM ULATOR
16
35
35
CLKP
XTMP R EGISTER
3
MSP REGISTER
LSP REGISTER
TSX
PREL
3
16
TSM
XTP
OUT
(P
34
- P
32
)
MSP
OUT
(P
31
- P
16
)
COMMERCIAL TEMPERATURE RANGE
1
c
2001
Integrated Device Technology, Inc.
APRIL 2001
DSC-2018/-

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2214  944  1685  1169  643  34  24  46  11  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved