电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1279M00BGR

产品描述LVPECL Output Clock Oscillator, 1279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1279M00BGR概述

LVPECL Output Clock Oscillator, 1279MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1279M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1279 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
出售艾睿合众SEED-EXP430F5529 MSP430开发板
咸鱼的连接如下:https://2.taobao.com/item.htm?sp ... Wu4&id=526420589963 当时是花了200买的别人做比赛得到全新的板子,一直没用,板子有比较详细的历程,板载仿真器,是ti官方的板子如果 ......
zhubeilife 淘e淘
如何检查文件是否损坏
如题,wince上如何检查文件是否被损坏了. 用CRC校验吗?...
yygy 嵌入式系统
求教如何解决zigbee组网中遇到的一个现象
我再zigbee组网中遇到这样一个现象:采用分布式地址分配,网络型组网。当协调器带有6个子路由器(最大子路由个数)并形成一个网络后,断掉其中一个路由器,然后再给其上电,这个路由器会选择一 ......
heping0502 无线连接
我搜集的教程附带程序
12010...
bo024200 FPGA/CPLD
AD5420输出误差较大
大家好,AD5420输出4-20ma电流,但是输出误差较大,附件为两张原理图和程序。 设定输出12ma但是以上来输出11.9,后面自己一点点往上涨,很久后等到11.97这里,但是还差0.03而且实时性不好。 ......
李洪祥 ADI 工业技术
中心频率70MHz,带宽10MHz的无源滤波器怎么实现?
现在想采用双调谐的方式实现,但是无奈资源太少不知道如何设计,进行下去。。。 各路大神可否指点迷津,在此感谢。 ...
logitech66 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 389  2223  1036  986  2385  8  45  21  20  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved