电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA327M000DGR

产品描述LVDS Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA327M000DGR概述

LVDS Output Clock Oscillator, 327MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA327M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率327 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
nfs服务器的使用的问题
我买了一块linux开发板 ,学到nfs服务器的使用。 服务器已经搭建高,就差用了,要给开发板分配一个地址。 579170579171 我听视频教程,看手册,可是现象与视频里不一样。 57 ......
chenbingjy Linux开发
寄存器结构体的详细解析.doc
寄存器结构体的详细解析.doc ...
zxopenljx FPGA/CPLD
请教 怎样用角速度传感器判断 当前车辆在转弯??
RT 若用一个角速度传感器的话 ,是不是得要求传感器安装必须 水平与地平面 ? 怎样判断当前转过角度是多少? 请教大家 谢谢...
hanker510 单片机
关于ADC输入端的电容问题
这是手上的一个红外管触摸屏的电路图,其中一部分是图中这样的,一个通道采集到的模拟数据从D1-9输入,在U3的NODE_CON控制下,(U3是74HCT4066,多路模拟开关),经过电容CS1,变成AMP1_9,再经 ......
yup1983 模拟电子
使用Ginkgo适配器实现Android设备对传感器进行控制
使用Ginkgo适配器实现Android设备对传感器进行控制 1、概述本文档介绍了如何利用Ginkgo适配器来实现Android设备对传感器进行控制的方法。 2、测试实例系统环境:Android 6.0开发工具:Android S ......
vt2017 消费电子
wince中 的驱动程序 接收数据并存放到一个变量数组内int a[40]
界面取得这些数据a,并实时的现实在界面上, 现在我是用一个定时器,每隔一段时间 更新一遍, 大家有没有更好的办法更新数据?...
geoffreylee599 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 345  2341  2024  920  1719  41  19  26  28  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved