电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

54AC11273FK

产品描述AC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CQCC28
产品类别逻辑    逻辑   
文件大小90KB,共4页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 选型对比

54AC11273FK概述

AC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CQCC28

54AC11273FK规格参数

参数名称属性值
是否Rohs认证不符合
包装说明QCCN, LCC28,.45SQ
Reach Compliance Codenot_compliant
系列AC
JESD-30 代码S-CQCC-N28
长度11.43 mm
逻辑集成电路类型D FLIP-FLOP
最大I(ol)0.024 A
位数8
功能数量1
端子数量28
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCN
封装等效代码LCC28,.45SQ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3/5 V
认证状态Not Qualified
座面最大高度2.03 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式NO LEAD
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度11.43 mm
Base Number Matches1

54AC11273FK相似产品对比

54AC11273FK 54AC11273JT
描述 AC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CQCC28 AC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, CDIP24
是否Rohs认证 不符合 不符合
Reach Compliance Code not_compliant not_compliant
系列 AC AC
JESD-30 代码 S-CQCC-N28 R-GDIP-T24
长度 11.43 mm 32.005 mm
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP
最大I(ol) 0.024 A 0.024 A
位数 8 8
功能数量 1 1
端子数量 28 24
最高工作温度 125 °C 125 °C
最低工作温度 -55 °C -55 °C
输出极性 TRUE TRUE
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, GLASS-SEALED
封装代码 QCCN DIP
封装等效代码 LCC28,.45SQ DIP24,.3
封装形状 SQUARE RECTANGULAR
封装形式 CHIP CARRIER IN-LINE
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED
电源 3.3/5 V 3.3/5 V
认证状态 Not Qualified Not Qualified
座面最大高度 2.03 mm 5.08 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 3 V 3 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 YES NO
技术 CMOS CMOS
温度等级 MILITARY MILITARY
端子形式 NO LEAD THROUGH-HOLE
端子节距 1.27 mm 2.54 mm
端子位置 QUAD DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 11.43 mm 7.62 mm
Base Number Matches 1 1
具有输入使能端的数字隔离器,类似ADuM1400~~~有哪些?
具有输入使能端的数字隔离器,类似ADuM1400~~~有哪些?我要SPI数字信号输出好几路。...
ufozhao202 模拟电子
比例乘法器
比例乘法器工作原理  我们对其进行VHDL 设计实现。其完成的功能为:ST为片选信号,当ST 有效时,在CLK 每十个脉冲中输出端Q 将输出DATA[3..0](0~9)个脉冲,同时在CLK 满10 个脉冲时,C 端产生一个脉冲控制信号。在Max+plusⅡ下编译成功后自动生成的逻辑符号MUL 如图5 所示。其仿真波形如图6,可以看出,当data 为4,在clk 十个脉冲中, q 输出4 个脉冲,...
aichangfeng FPGA/CPLD
问一个DSP和ARM通信的问题
要做一个DSP负责图像处理,ARM负责控制的系统dsp芯片是TI的VC5402,arm是2410查了一下资料,有两者通过HPI进行通信的,也有通过在两者间接一块FPGA进行通信的,请问哪种方案比较简便易行,前者的话由于2410和5402的频率不一样,会产生时序问题吗,谢谢...
justsee ARM技术
A NOVEL BROADBAND DOUBLE BALANCED MIXER FOR THE 18-40 GHZ R
Double balanced mixers have been con techniques** which permit easy integraructed in the 18-40 GHz range, utilizing unique planar transmission line techniques** which permit easy integration of the mi...
JasonYoo 测试/测量
请问如何将外部时钟信号输入CC2530?
我打算取下CC2530的原有的32M晶振。用FPGA产生一个新的32M时钟信号作为晶振。想用同轴线连接FPGA和CC2530。请问我如何将外部时钟信号输入CC2530,谢谢!...
读书运动少上网 RF/无线
最新版ONVIF协议测试工具
[size=4][color=#0000ff]ONVIF官方发布最新版ONVIF协议测试工具,ONVIF Device test Tool V12.12版本[/color][/size][size=4][color=#0000ff][/color][/size][size=4][color=#0000ff][/color][/size][size=4][color=#0000ff]更新后的测试工具...
37°男人 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 291  402  881  1085  1627 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved