电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC33LI-1.8REVB

产品描述EEPROM, 4KX8, Serial, CMOS, PDIP8, LEAD AND HALOGEN FREE, PLASTIC, DIP-8
产品类别存储    存储   
文件大小399KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT24WC33LI-1.8REVB概述

EEPROM, 4KX8, Serial, CMOS, PDIP8, LEAD AND HALOGEN FREE, PLASTIC, DIP-8

CAT24WC33LI-1.8REVB规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Catalyst
零件包装代码DIP
包装说明DIP,
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
最大时钟频率 (fCLK)0.1 MHz
JESD-30 代码R-PDIP-T8
JESD-609代码e3
长度9.36 mm
内存密度32768 bit
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4KX8
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行SERIAL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.57 mm
串行总线类型I2C
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)1.8 V
标称供电电压 (Vsup)3 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.62 mm
最长写入周期时间 (tWC)10 ms
Base Number Matches1

文档预览

下载PDF文档
CAT24WC33/65
32K/64K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
400 KHz I
2
C Bus Compatible*
I
1.8 to 6 Volt Read and Write Operation
I
Cascadable for up to Eight Devices
I
32-Byte Page Write Buffer
I
Self-Timed Write Cycle with Auto-Clear
I
8-Pin DIP or 8-Pin SOIC
I
Schmitt Trigger Inputs for Noise Protection
I
Zero Standby Current
H
LOGEN
FR
A
EE
LE
A
D
F
R
E
E
TM
I
Commercial, Industrial and Automotive Tem-
perature Ranges
I
Write Protection
–Bottom 1/4 Array Protected When WP at V
IH
I
1,000,000 Program/Erase Cycles
I
100 Year Data Retention
DESCRIPTION
The CAT24WC33/65 is a 32K/64K-bit Serial CMOS
E
2
PROM internally organized as 4096/8192 words of 8
bits each. Catalyst’s advanced CMOS technology sub-
stantially reduces device power requirements. The
CAT24WC33/65 features a 32-byte page write buffer.
The device operates via the I
2
C bus serial interface and
is available in 8-pin DIP or 8-pin SOIC packages.
PIN CONFIGURATION
DIP Package (P, L)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
256
SENSE AMPS
SHIFT REGISTERS
SOIC Package (J, W, K, X)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
SDA
START/STOP
LOGIC
E
2
PROM
XDEC 128/256 128/256 X 256
WP
CONTROL
LOGIC
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
Function
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +6V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
Doc. No. 1049, Rev. B
1
安装evc4遇到的问题 大家帮忙看看
platform manager 4.0 这个安装不上 安装进度条到最后的时候 突然就自动roll back 然后说出现一个错误 请下次再试.. 试了无数遍了我.. msiexec /log得到的最后信息如下 不知道是否有用 注册 ......
amote 嵌入式系统
pic单片机初学,求助
pic单片机初学,求助 现在有一个ICD2,一个板,板是自己做的,软件装完了,但是不能正常工作,不知道是为什么,谁遇到过这种情况,帮帮我,谢谢。...
ztttt2001 Microchip MCU
Rayeager PX2开发板测试opencv边缘检测效果测试
Rayeager PX2开发板测试opencv边缘检测效果测试 188947 188948 http://player.youku.com/player.php/sid/XODYwNDAxNTY0/v.swf ...
穿prada的008 ARM技术
【FPGA助学系列-12864显示的verilog实现】
12864是手中比较常用的LCD显示屏。今天在助学板子上试一下12864,板子上没有12864的接口,需要自己设计一个。这里使用8根数据线加E、R/W、RS三根控制线。要输入显示的数据在此被设置为固定数值 ......
白丁 FPGA/CPLD
世界50强招聘汽车动力部件研发项目经理人才
职位:OEM Project Manager(面向客户) 地点:上海 职责:1、负责和OEM客户沟通需求,根据目前的技术、人力、时间等判断项目的利润和可行性,决定是否做这个项目; 2、跟进研发 ......
chunpzhang 汽车电子
求助!
谁有软件Cadence 5141版本?急!怎么找也找不到呀!!...
护花使者 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2266  527  1525  1618  1616  51  24  58  15  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved