电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1026M00BGR

产品描述LVPECL Output Clock Oscillator, 1026MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB1026M00BGR概述

LVPECL Output Clock Oscillator, 1026MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1026M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1026 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问 易中天先生在某节目中提到学习有讲学会了吗学透了吗学通了吗 是在哪个节目中说的
请问 易中天先生在某节目中提到学习有讲学会了吗学透了吗学通了吗 是在哪个节目中说的 ...
深圳小花 聊聊、笑笑、闹闹
解读灯具防尘防水测试在国际标准如何应用
本帖最后由 qwqwqw2088 于 2018-11-19 09:35 编辑 IEC60529是国际电工技术委员会关于机壳和机壳内设备防护等级的标准文件。所谓防护等级即用标准化的测试方法检测机壳对于危险部件的 ......
qwqwqw2088 模拟与混合信号
51单片机+ds1302 的 电子钟加日历怎么做啊
向各位大虾请教,51单片机+ds1302 的 电子钟加日历 的程序应该怎么设计啊?...
srong 嵌入式系统
存储映射
除了标准文件I/O,内核还提供了一个接口,支持应用程序将文件映射到内存中, 即内存地址和文件数据一一对应。这样,开发人员就可以直接通过内存来访问 文件,就像操作内存中的数据块一样,甚 ......
chenbingjy Linux开发
gerber文件可不可以确定零件位置、编号?
本信息来自合作QQ群:电子工程师技术交流(12425841) 群主在坛子ID:Kata 44933...
深圳-袁大头 PCB设计
[转]华为海思是怎样炼成的?
本帖最后由 jameswangsynnex 于 2015-3-3 19:53 编辑 从法国巴黎拿着试用版的华为P7回国至今已有时日,也用上了移动4G,给我整体的感觉还是相当不错的,这和当年我给移动3G配三星手机做友好用 ......
azhiking 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1185  2025  1091  972  1568  58  24  29  19  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved