电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC295M000DG

产品描述LVPECL Output Clock Oscillator, 295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC295M000DG概述

LVPECL Output Clock Oscillator, 295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC295M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率295 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
拉斯维加斯这个点灯玩的有点大,耗资116亿,驱动用的是国芯ICND2200
“近日,由麦迪逊广场花园娱乐公司(MSG)和拉斯维加斯金沙公司合作建造的世界上最大的球形沉浸式体验中心。‘MSG Sphere’将耗资116亿人民币,成为世界首创的球形沉浸式娱乐场所 ......
nmg 国产芯片交流
全国大学生电子设计竞赛……一等奖作品(4)
本帖最后由 paulhyde 于 2014-9-15 04:14 编辑 电子表误差检测仪、高精度程控电压放大器、无线滴液检测系统、智能地动仪、智能家居等设计!供参加全国大学生电子设计竞赛的同学们参考…… 本 ......
lk972105 电子竞赛
DSP281X变量地址定位问题
在结合硬件的编程中,有些变量需要特定地址. 一般可以采用指针变量. 例如: unsigned int *LedReg = (unsigned int *)0x5f00;//发光二极管地址 *LedReg = 0xFF; 但有些时候感 ......
Jacktang DSP 与 ARM 处理器
jk触发器奇怪问题
JK触发器sn74ls112,prc和clr同时为高电平,j和k也同时为高电平,clk上升沿就翻转 ...
my_friend_ship4 TI技术论坛
汽车中控12V电源滤波
请教一个问题。汽车中控12V电源入口为什么需要330uH电感和3300uF的大电容形成的LC滤波电路滤低频干扰?有什么EMC原因吗?还是需要通过电感和电容提供暂态电流? ...
ghjkl 汽车电子
求大神给推荐些学习xilinx的书
小弟是刚刚学习fpga 现在用的是ise13.1软件 希望大神们推荐些可以对我有帮助的书籍尤其是关于xilinx的 现在我现在学的是vhdl 看那些书对我进步较快...
mfw87123 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2397  780  2431  1111  2171  9  36  35  43  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved