电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1238M00DGR

产品描述LVPECL Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1238M00DGR概述

LVPECL Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1238M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1238 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
想转了做硬件,但很迷茫,求建议
偶的专业是自动化专业,做嵌入式软件快4年了,一直没有什么起色。现在想转了去做硬件,从头开始学,但偶现在都快30了(今年29了),会不会太晚了?而且偶也明白不管做什么只要精通了就很不错, ......
lostmaple 嵌入式系统
Altera‘s User Customizable ARM-Based SoC
178785 ...
chenzhufly FPGA/CPLD
玩一玩IKS01A2——stm32f401测试LSM6DSL
第二波:LSM6DSL 1,LSM6DSL介绍: 329460 329463 2,LSM6DSL资料: 329459 同样是I2C的接口~妥妥的~ 329457 3,LSM6DSL测试: 额,相对于LPS22HB来说,我只能 ......
皈依 MEMS传感器
protel dxp基础教程
放上一个protel dxp的基础教程,希望对大家有用。包括多通道设计、全局编辑、创建元件、报告等。...
shiming456 PCB设计
请问在WM系统里面有什么办法建立一个擦不了的FAT分区吗?
基于NAND的WM系统,建立完以后,手机资源管理器上面就有两个区,一个可以进行擦除,另一个即便是恢复出厂设置也擦不掉。HTC好像就是这样做的,大家有什么想法没有?在线等啊! 还有一个问题,W ......
lvzyu 嵌入式系统
U 盘
我的 U 盘 插上去有显示。但是如果你点击,就会弹出对话框: 请出入磁盘 F 请问这是怎么回事?该怎么修...
flymouse911 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1654  876  1830  699  2718  34  18  37  15  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved