电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB847M000BG

产品描述LVPECL Output Clock Oscillator, 847MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB847M000BG概述

LVPECL Output Clock Oscillator, 847MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB847M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率847 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求助单片机编程,实现一些功能,大神助我啊,急用,谢谢了
C:\Users\sunshineboywang\DesktopC:\Users\sunshineboywang\DesktopC:\Users\sunshineboywang\Desktop 编一个闹钟,实现时间显示及闹钟设置,谢谢...
sunshineboychun 51单片机
2812的CAN通信问题,急啊!
各位老师: 我测试2812片子CAN通信时,用的是从TI网站下的ECAN通信源代码,但无论如何CAN通信都调试不通,查看寄存器的时候是TA无法置1,请教各位老师、前辈能否告诉我原因,谢谢! 急啊!! ......
wholefasten 微控制器 MCU
请教单片机信息存储的问题
本人接触单片机不久,现在要用M3的LPC1788开发一款产品,软件涉及到的信息存储方面比较多,如比较多的软件的参数设置信息,客户在使用过程中得到的大量数据等等。我的问题是,这些信息存到哪里 ......
ling3wei NXP MCU
这个电路输出信号怎么变化?不知道该怎么去分析。。。
234229 如图所示,电路为异或门+4分频器,异或门输入信号有两个,一个为4MHz方波信号,另一个为高低电平。当高低电平不断变化(低变成高再变成低再变成高这样)时,输出信号怎么变?感觉很乱, ......
东方龙未名 综合技术交流
今早上的奇观
...
shower.xu 聊聊、笑笑、闹闹
读GPGDAT没响应?
#define IOP_BASE 0xB1600000 #define IOP(x) *(volatile int*)(IOP_BASE+(x)) #define GPGCON IOP(0x60) #define GPGDAT IOP(0x64) ... if(GPGDAT & 0x0040) //GP ......
410943844 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 198  1356  1531  1979  1184  59  26  44  58  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved