电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1333M00DG

产品描述LVDS Output Clock Oscillator, 1333MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA1333M00DG概述

LVDS Output Clock Oscillator, 1333MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1333M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1333 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
版主---STM32的中断嵌套问题
版主,咨询个问题。STM32如何关闭中断嵌套,操作哪一寄存器,谢谢! 因为目前TIM中使用PWM捕获的时候,很有可能受外界干扰,导致当进入捕获中断的时候,还未完成所有寄存器的读,未出中断 ......
kwyxp stm32/stm8
linux内核 设置ip问题
我得linux内核下载到开发板2410中 ifconfig出来得ip是192。168。10。220 我想让它改成0。220 可我该完了每次重启它又回复以前得设置,请问在那里才能彻底改掉啊!!!...
zhanggz02111 Linux开发
FE1.1S使用出现烧坏
在使用FE1.1S时出现芯片和串联在D+/D-上面的互感器烧坏,请问有遇到过的吗?原理图如下: ...
liang5698 模拟电子
嵌入式iTOP-4412开发板实现基于UDP的socket编程
本文转自:http://www.topeetboard.com平台:iTOP-4412开发板 本文讲解一下基于 UDP 的 socket 编程, UDP是用户数据报协议,它是一种无连接的传输层协议,提供面向事物的简单不可靠信息传送服 ......
Chihiro ARM技术
应用程序随系统自启动后键盘不能使用问题
程序需要使用到键盘。 应用程序随系统自启动前,是通过USB放在系统里,此时板子上的键盘正常。 重新编译内核,将程序集成到内核,以随系统自启动。这样程序启动后,键盘却不能正常使用了 ......
kmmmmy 嵌入式系统
出一块MSP430F5438
买的时候168,用不到一个月,闲置了一个月,现在出100块,和网上卖的168的一样的,实在学不下去了,我改学安卓了,有喜欢的带走吧!!! http://item.taobao.com/item.htm?spm=686.1000925.100 ......
xxooxx001 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1397  1825  2774  2143  2600  39  47  13  2  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved