电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71321LA20TFG

产品描述Dual-Port SRAM, 2KX8, 20ns, CMOS, PQFP64, 10 X 10 MM, 1.40 MM HEIGHT, GREEN, STQFP-64
产品类别存储    存储   
文件大小134KB,共17页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71321LA20TFG概述

Dual-Port SRAM, 2KX8, 20ns, CMOS, PQFP64, 10 X 10 MM, 1.40 MM HEIGHT, GREEN, STQFP-64

IDT71321LA20TFG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明LFQFP, QFP64,.47SQ,20
针数64
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys DescriptionIDT IDT71321LA20TFG SRAM Memory, 16kbit, 4.5 → 5.5 V, 20ns 64-Pin TQFP
最长访问时间20 ns
其他特性AUTOMATIC POWER DOWN
I/O 类型COMMON
JESD-30 代码S-PQFP-G64
JESD-609代码e3
长度10 mm
内存密度16384 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量2
端子数量64
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP64,.47SQ,20
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.004 A
最小待机电流2 V
最大压摆率0.2 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度10 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 8 DUAL-PORT
STATIC RAM
WITH INTERRUPTS
Features
IDT71321SA/LA
IDT71421SA/LA
High-speed access
– Commercial: 20/25/35/55ns (max.)
– Industrial: 25/55ns (max.)
Low-power operation
– IDT71321/IDT71421SA
Active: 325mW (typ.)
Standby: 5mW (typ.)
– IDT71321/421LA
Active: 325mW (typ.)
Standby: 1mW (typ.)
Two
INT
flags for port-to-port communications
MASTER IDT71321 easily expands data bus width to 16-or-
more-bits using SLAVE IDT71421
On-chip port arbitration logic (IDT71321 only)
BUSY
output flag on IDT71321;
BUSY
input on IDT71421
Fully asynchronous operation from either port
Battery backup operation – 2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Available in 52-Pin PLCC, 64-Pin TQFP, and 64-Pin STQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
10L
A
0L
(1,2)
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
Address
Decoder
11
(1,2)
MEMORY
ARRAY
11
Address
Decoder
A
10R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2691 drw 01
(2)
NOTES:
1. IDT71321 (MASTER):
BUSY
is open drain output and requires pullup resistor of 270Ω.
IDT71421 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor of 270Ω.
OCTOBER 2008
1
©2008 Integrated Device Technology, Inc.
DSC-2691/13
单电容半桥式变压器开关电源输出电压 开关电源原理与设计(连载38)
图1-41和图1-42是单电容半桥式变压器开关电源刚开始工作时输出电压和储能电容充电时电容器两端的电压波形。这里我们分成两种极端情况来进行分析,图1-41表示单电容半桥式开关电源变压器励磁电流 ......
noyisi112 电源技术
大家帮忙看看这些警告怎么处理??
这是我的程序,sram的读写时序控制。 module RTL_SRAM ( sysclk, rst_b, out_addre,//address bus in_data, out_data, in_address, data_bus,//data bus iowb, iorb, w_f ......
林泉 FPGA/CPLD
用Python远程控制示波器
223511 ...
chenzhufly 综合技术交流
谁有体效应二极管(耿氏二极管)的厂家或供应商
求助,有哪位大哥大姐有体效应二极管(耿氏二极管)的厂家或供应商,现在急着求购!!! ...
vip_shuai 医疗电子
对于电脑公司、番茄花园、深度等系统的一些看法
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 以下属转载 ——————————————华丽的分割线—————————— 怎么说呢?看了好多同学用的系统,总的来说有四种:电脑公 ......
open82977352 消费电子
FPGA_design_part2
本帖最后由 paulhyde 于 2014-9-15 09:14 编辑 FPGA_design_part2 ...
wangwei20060608 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1877  1660  1134  2789  1780  55  11  36  16  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved