电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCB33.330/13.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCB33.330/13.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCB33.330/13.500规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
Xilinx 嵌入式平台的优势及组成元素
Xilinx 的处理能力为多个最终市场提供了高性能和定制功能,其中包括:航空航天和军用产品、有线和无线通信、汽车、音频/视频广播、工业控制、测试与测量、以及消 费类。Xilinx 致力于通过其目标 ......
心仪 FPGA/CPLD
正旋函数取了并用200个点的数组记录
朋友DSP2812-电机控制16:53:11的问题如下:我用C写了个正旋函数取了并用200个点的数组记录下来,怎么每次I仿到131就下不去了,就是个正旋函数!也不报错 ...
安_然 DSP 与 ARM 处理器
【TI首届低功耗设计大赛】人体感应模块硬件!
终于拿到了自己的人体感应模块,惊喜,程序还没有开始调试,慢了一步,先发发人体感应模块的硬件!178585 图中蓝色的小板子就是人体感应模块。改模块分为2部分,天线部分+ ......
DavidZH 微控制器 MCU
出售剩下的ARM开发板和模块,毕业前的处理,换arm9的板子也行
1、stm32 discovery 一个,70不包邮,送一个usb数据线88136 2、CH375模块两个,35一个吧,881333、ch376模块2个,(与ch376评估板兼容),40一个88134 4、vs1003模块两个,40一个吧88135换板子 ......
05210324kw 淘e淘
关于单片机全局变量初始化的问题
假如说在keil中定义了一个全局变量int i = 0x1234;这个i的初始化肯定是在上电之后,main函数之前。编译完之后debug,从地址0开始执行,怎么没看见对i的初始化呢?有的说是在init.a51文件之 ......
skyairllly 嵌入式系统
在IAR及MDK中生成bin及hex文件的设置方法
IAR里面---> 生成bin文件:(1)在options->linker ->output->other选中->output里选择raw-binary,module-local里选择Include all,其余默认;(2) options->linker ->Extra O ......
zhaojun_xf NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1148  1685  2460  2351  2111  17  26  36  51  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved