电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC932M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC932M000DGR概述

CMOS/TTL Output Clock Oscillator, 932MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC932M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率932 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
RT-Thread的一个开源产品:串口转以太网
响应soso的号召,把RT-Thread这个稳定的网络产品也传了上来,详细信息如下:这个项目由RT-Thread的LwIP组件维护人mbbill捐献,稳定度也达到了RT- Thread/LwIP的最高水平,硬件基于AT91SAM7x256 ......
ffxz 嵌入式系统
【颁奖礼】DIY应急灯活动,顺祝大家圣诞快乐!
呵呵 DIY应急灯活动终于开花结果了,在平安夜,MAXIM和EEWORLD扮演了一回圣诞老人的角色,为大家颁发DIY应急灯(圣诞)奖品! 感谢大家3个多月的热情参与,也谢谢你们为EEWORLD带来的精彩与 ......
EEWORLD社区 DIY/开源硬件专区
北京的空气,现在是这样的......
60059...
soso 聊聊、笑笑、闹闹
求助!!!
AD6将电路板转化为PCB时总是与其他的电路图相关联是怎么回事? 就是在原理图中点了compile后出现的对话框中所含的验证元件包含了工程中所有原理图里的元件,这是怎么回事呢?求高人指教,万分 ......
小桥流水0201 PCB设计
内存映射大文件问题
我的可用物理内存只剩余1M,文件有20M 如果我一次映射进去的话,会映射失败,因为内存不足。 如果一次只映射一小部分,释放在重新映射的话,会导致频繁调用mapviewoffile, 因为我每次需要访 ......
tanta 嵌入式系统
转载 * 嵌入式操作系统分析(六):浅析动态内存分配及Malloc/free的实现
来源: ChinaUnix博客  日期: 2009.02.06 10:43 (共有0条评论) 我要评论 作者:gogofly 邮箱: gogofly_lee@yahoo.com.cn 一、概述: 动态内存分配,特别是开发者经常接触的Ma ......
goodmails 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2823  1036  256  522  9  21  34  54  25  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved