电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-8959838MXA

产品描述Standard SRAM, 128KX8, 20ns, CMOS, CDIP32, 0.600 INCH, CERAMIC, DIP-32
产品类别存储    存储   
文件大小211KB,共17页
制造商Micross
官网地址https://www.micross.com
下载文档 详细参数 全文预览

5962-8959838MXA概述

Standard SRAM, 128KX8, 20ns, CMOS, CDIP32, 0.600 INCH, CERAMIC, DIP-32

5962-8959838MXA规格参数

参数名称属性值
零件包装代码DIP
包装说明0.600 INCH, CERAMIC, DIP-32
针数32
Reach Compliance Codecompliant
ECCN代码3A001.A.2.C
最长访问时间20 ns
其他特性TTL COMPATIBLE INPUTS/OUTPUTS, 2V DATA RETENTION, BATTERY BACKUP, LOW POWER STANDBY
I/O 类型COMMON
JESD-30 代码R-CDIP-T32
JESD-609代码e0
长度40.64 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量32
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织128KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP32,.6
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
电源5 V
认证状态Qualified
筛选级别MIL-STD-883
座面最大高度4.34 mm
最大待机电流0.01 A
最小待机电流4.5 V
最大压摆率0.15 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
SRAM
MT5C1008
128K x 8 SRAM
WITH DUAL CHIP ENABLE
AVAILABLE AS MILITARY
SPECIFICATIONS
•SMD 5962-89598
•MIL-STD-883
PIN ASSIGNMENT
(Top View)
32-Pin DIP (C, CW)
32-Pin CSOJ (SOJ)
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
32-Pin LCC (EC)
32-Pin SOJ (DCJ)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
FEATURES
High Speed: 12, 15, 20, 25, 35, 45, 55 and 70 ns
Battery Backup: 2V data retention
Low power standby
High-performance, low-power CMOS process
Single +5V (+10%) Power Supply
Easy memory expansion with CE1\, CE2, and OE\
options.
• All inputs and outputs are TTL compatible
• Micross Components uses die type Cy7C109B from
Cypress -6-T SRAM cell design
32-Pin LCC (ECA)
4 3 2 1 32 31 30
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
OPTIONS
• Timing
12ns access
15ns access
20ns access
25ns access
35ns access
45ns access
55ns access
70ns access
• Package(s)•
Ceramic DIP (400 mil)
Ceramic DIP (600 mil)
Ceramic LCC
Ceramic LCC
Ceramic Flatpack
Ceramic SOJ
Ceramic SOJ
• 2V data retention/low power
MARKING
-12 (contact factory)
-15
-20
-25
-35
-45
-55*
-70*
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
5
6
7
8
9
10
11
12
13
A12
A14
A10
6
NC
V
CC
A15
CE2
32-Pin Flat Pack (F)
29
28
27
26
25
24
23
22
21
WE
\
A13
A8
A9
A11
OE
\
A10
CE1
\
DQ8
14 15 16 17 18 19 20
GENERAL DESCRIPTION
The MT5C1008 SRAM employs high-speed, low
power CMOS designs using a four-transistor memory cell, and
are fabricated using double-layer metal, double-layer polysili-
con technology.
For design flexibility in high-speed memory appli-
cations, this device offers dual chip enables (CE1\, CE2) and
output enable (OE\). These control pins can place the outputs
in High-Z for additional flexibility in system design. All de-
vices operate from a single +5V power supply and all inputs
and outputs are fully TTL compatible.
Writing to these devices is accomplished when write
enable (WE\) and CE1\ inputs are both LOW and CE2 is HIGH.
Reading is accomplished when WE\ and CE2 remain HIGH
and CE1\ and OE\ go LOW. The devices offer a reduced
power standby mode when disabled, allowing system designs
to achieve low standby power requirements.
The “L” version offers a 2V data retention mode,
reducing current consumption to 1mA maximum.
C
CW
EC
ECA
F
DCJ
SOJ
L
No. 111
No. 112
No. 207
No. 208
No. 303
No. 501
No. 507
*Electrical characteristics identical to those provided for the 45ns
access devices.
For more products and information
please visit our web site at
www.micross.com
MT5C1008
Rev. 6.8 01/10
Micross Components reserves the right to change products or specifications without notice.
1
DQ2
DQ3
V
SS
DQ4
DQ5
DQ6
DQ7
攒分,请无视攒分,请无视
只为攒分攒分,请无视...
gglu 嵌入式系统
ADUCM360烧写程序后重新上电后不能运行
调试ADUCM360遇见一个问题,带jlink程序运行正常,在调试的时候把jlink拔掉,程序运行也正常。但是一旦断电在重启就不运行了。我猜测程序仅仅下载到ram了,但是有没有办法确定,另外一种就是启 ......
lsm8051 ADI 工业技术
花1万元的PCB设计高级讲座 -- PCB设计讲义.pdf
花1万元的PCB设计高级讲座 -- PCB设计讲义.pdf ...
bst007 PCB设计
学模拟+《运算放大器噪声优化手册》阅读 三
本帖最后由 dontium 于 2015-1-23 11:11 编辑 学习TINA-TI仿真工具 TI提供的免费TINA工具非常的犀利,可以简化放大器仿真,这款工具速度快、功能强大。TINA安装简单,容易上手,支持拖放界面 ......
dlyt03 模拟与混合信号
Xinlinx SDK中用着好好的项目突然找不到头文件件了
以前在使用Xinlinx SDK经常会遇到原来好用的项目有时在Vivado中改出过bitstream后找不到头文件的情况 516321 查看工程对应的bsp文件夹下的对应头文件显示不存在 以前遇到这种情况都是 ......
littleshrimp FPGA/CPLD
交流电的“正负极”应该怎么说?
一个变压器输出2组独立的5V,第一组独立5V输出为1脚、2脚,第二组独立5V输出为3脚、4脚 假设1脚与3脚短接,测量2脚与4脚电压是10V,属于同相位串联,这时的1脚和3脚应该怎么说? 或者1脚与4脚 ......
littleshrimp 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2724  816  17  241  1179  55  23  33  48  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved