电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC556M000DG

产品描述CMOS/TTL Output Clock Oscillator, 556MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UC556M000DG概述

CMOS/TTL Output Clock Oscillator, 556MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC556M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率556 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于FPGA的智能车路径图像识别的预处理设计
基于FPGA的智能车路径图像识别的预处理设计 ...
雷北城 FPGA/CPLD
ADC10MEM的值总是0x3ff?
代码: /*参考电压为:V+=Vref+,V-=Vss * 采样和保持时间8个ADC10CLK周期 * 采样率设为50ksps * 参考源只有在采样和转换时开启(降低功耗)!!!!!可是每次转换开启参考源,不如就一 ......
doforfuture 微控制器 MCU
AD 模拟接口
各位,设计AD采集电路的时候,模拟信号的硬件输入接口一般选择什么类型,比如SMA这种接口 ...
萤火 ADI 工业技术
招聘MCU+RF 软硬件工程师
初创公司,可能比较辛苦、需要比较持久才可能看到好的结果,所以没有耐心的兄弟可略过。 我自己本人经历过10余年的IC应用工作经验(软硬件、Sales、PM、Marketing等),于去年底终于决定暂别 ......
smile3 求职招聘
Atmega16返回long型数据时高位出错
ulong avg_1(ulong p,ulong data) { uchar h; ulong sum=0; for(h=9;h>0;h--) { p=p; sum+=p; ......
xd63011 Microchip MCU
询问TI-M3地址对应的数据的位数问题
TI的M3在4G的寻址空间是不是在某一地址位置FLASH和SRAM的容量是1byte(手册上说的多少kB是指kbytes?),而寄存器是32位(4byte)的?...
flyicdsp 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2036  1013  2305  235  588  6  44  8  51  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved