电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT88P8344BHI

产品描述Microprocessor Circuit, CMOS, PBGA820
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小608KB,共98页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览 文档解析

IDT88P8344BHI概述

Microprocessor Circuit, CMOS, PBGA820

IDT88P8344BHI规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
针数820
Reach Compliance Codeunknown
JESD-30 代码S-PBGA-B820
端子数量820
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA820,34X34,40
封装形状SQUARE
封装形式GRID ARRAY
电源1.8,3.3 V
认证状态Not Qualified
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
uPs/uCs/外围集成电路类型MICROPROCESSOR CIRCUIT
Base Number Matches1

文档解析

这份文档是关于IDT88P8344 SPI Exchange的数据手册,提供了该设备的详细技术规格和操作指导。以下是一些值得关注的技术信息:

  1. 产品规格:IDT88P8344是一款SPI(System Packet Interface)Exchange设备,具有四个SPI-3接口和一个SPI-4接口,适用于工业温度范围。

  2. 功能描述:该设备支持低速到高速的SPI数据交换,具有逻辑端口映射、可配置的内存分配、可屏蔽中断、数据包片段和突发长度配置等功能。

  3. 接口特性

    • 支持四个OIF SPI-3接口,具有8或32位数据宽度,频率范围19.44-133 MHz,地址范围256,每个接口可同时激活64个逻辑端口。
    • 支持一个OIF SPI-4接口,频率范围80-400 MHz,地址范围256,可同时激活256个逻辑端口。
  4. 性能监控:设备提供了一系列性能监控计数器,包括数据包数量、片段数量、错误数量和字节数量。

  5. 应用领域:适用于以太网传输、SONET/SDH数据包传输线路卡、宽带聚合、多服务交换机和IP服务设备。

  6. 电气特性:文档提供了详细的电气和热特性规格,包括绝对最大额定值、推荐操作条件、端子电容、热特性和直流电气特性。

  7. 时钟生成器:设备包含一个时钟生成器,可以从SPI-4入口时钟或REF_CLK输入针生成时钟。

  8. JTAG接口:支持IEEE 1149.1 JTAG接口,用于控制和监测。

  9. 寄存器描述:文档详细列出了直接访问寄存器和间接访问寄存器的配置和功能。

  10. 操作指导:提供了硬件操作和软件操作的指导,包括系统重置、上电序列、时钟域、芯片配置序列、逻辑端口激活和停用、缓冲段修改等。

  11. 物理特性:包括设备概览、引脚名称/球位置表和设备封装信息。

  12. 订购信息:提供了产品的订购代码和可选的“绿色”部件信息。

  13. 修订历史:文档记录了数据手册的修订历史,包括版本号、发布日期和所做的更改。

文档预览

下载PDF文档
SPI EXCHANGE 4 x SPI-3 TO SPI-4
Issue 1.0
FEATURES
IDT88P8344
Functionality
-
Low speed to high speed SPI exchange device
-
Logical port (LP) mapping (SPI-3 <-> SPI-4) tables per direction
-
Per LP configurable memory allocation
-
Maskable interrupts for fatal errors
-
Fragment and burst length configurable per interface: min 16 bytes,
max 256 bytes
Standard Interfaces
-
Four OIF SPI-3: 8 or 32 bit, 19.44-133 MHz, 256 address range, 64
concurrently active LPs per interface
- One OIF SPI-4 phase 2: 80 - 400 MHz, 256 address range, 256
concurrently active LPs
- SPI-4 FIFO status channel options:
LVDS full-rate
LVTTL eighth-rate
- Compatible with Network Processor Streaming Interface (NPSI)
NPE-Framer mode of operation
- SPI-4 ingress LVDS automatic bit alignment and lane de-skew over the
entire frequency range
- SPI-4 egress LVDS programmable lane pre-skew 0.1 to 0.3 cycle
- IEEE 1149.1 JTAG
- Serial or parallel microprocessor interface for control and monitoring
Full Suite of Performance Monitoring Counters
-
Number of packets
APPLICATIONS
-
Number of fragments
-
Number of errors
-
Number of bytes
Green parts available, see ordering information
Ethernet transport
SONET / SDH packet transport line cards
Broadband aggregation
Multi-service switches
IP services equipment
DESCRIPTION
The IDT88P8344 is a SPI (System Packet Interface) Exchange with four SPI-
3 interfaces and one SPI-4 interface. The data that enter on the low speed
interface (SPI-3) are mapped to logical identifiers (LIDs) and enqueued for
transmission over the high speed interface (SPI-4). The data that enter on the
high speed interface (SPI-4) are mapped to logical identifiers (LIDs) and
enqueued for transmission over a low speed interface (SPI-3). A data flow
between SPI-3 and SPI-4 interfaces is accomplished with LID maps. The logical
port addresses and number of entries in the LID maps may be dynamically
configured. Various parameters of a data flow may be configured by the user
such as buffer memory size and watermarks. In a typical application, the
IDT88P8344 enables connection of multiple SPI-3 devices to a SPI-4 network
processor. In other applications SPI-3 or SPI-4 devices may be connected to
multiple SPI-3 network processors or traffic managers.
HIGH LEVEL FUNCTIONAL BLOCK DIAGRAM
SPI-3 A
64 Logical Ports
SPI-3 to SPI-4 PFP
SPI-4 to SPI-3 PFP
SPI-3 B
64 Logical Ports
SPI-3 to SPI-4 PFP
SPI-4 to SPI-3 PFP
SPI-3 C
64 Logical Ports
SPI-3 to SPI-4 PFP
SPI-4 to SPI-3 PFP
SPI-4
256
Logical
Ports
SPI-3 D
64 Logical Ports
SPI-3 to SPI-4 PFP
SPI-4 to SPI-3 PFP
JTAG IF
Uproc IF
Clock Generator
Control Path
IDT and the IDT logo are trademarks of Integrated Device Technology, Inc
Data Path
PFP = Packet Fragment Processor
6370 drw01
INDUSTRIAL TEMPERATURE RANGE
1
2006
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
APRIL 2006
DSC-6370/7

IDT88P8344BHI相似产品对比

IDT88P8344BHI
描述 Microprocessor Circuit, CMOS, PBGA820
是否Rohs认证 不符合
厂商名称 IDT (Integrated Device Technology)
零件包装代码 BGA
针数 820
Reach Compliance Code unknown
JESD-30 代码 S-PBGA-B820
端子数量 820
最高工作温度 85 °C
最低工作温度 -40 °C
封装主体材料 PLASTIC/EPOXY
封装代码 BGA
封装等效代码 BGA820,34X34,40
封装形状 SQUARE
封装形式 GRID ARRAY
电源 1.8,3.3 V
认证状态 Not Qualified
表面贴装 YES
技术 CMOS
温度等级 INDUSTRIAL
端子形式 BALL
端子节距 1 mm
端子位置 BOTTOM
uPs/uCs/外围集成电路类型 MICROPROCESSOR CIRCUIT
Base Number Matches 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1537  1337  664  202  2421  18  17  32  10  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved