电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC36M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 36MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC36M0000DGR概述

CMOS/TTL Output Clock Oscillator, 36MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC36M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率36 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB设计
请问各位老师,下图是ADI评估版手册的DA转换器PCB设计,请问这是几层板,它在几层放置元器件?我该怎么画PCB呢?谢谢 315339315340315341 ...
萤火 PCB设计
温升升高40度是在允许范围之内- 如何定义
在做一个5W-7W的隔离LED驱动; 常温状态下,电气性能良好,就是手摸的时候温度有点偏高; 问一个工程师温度是否合适; 毕竟高温的时候,电气性能的未知性不好保证; 听他说温升不能高于40度 ......
czf0408 LED专区
中兴EMC设计讲座知识
静电放电抗扰性试验(.2)射频电磁场辐射抗扰性试验(.3)电快速瞬变脉冲群抗扰性试验(.4)雷击浪涌抗扰性试验(.5)射频场传导抗扰性试验(.6)工频磁场抗扰性试验(.8)电压瞬时跌落,短时中 ......
czf0408 电源技术
【重要提醒】关于中国智能仪器仪表设计大赛作品投票的通知
致各位参赛选手: 近日,中国智能仪器仪表设计大赛投票后台监测到有极个别选手恶意刷票的现象。大赛组委会在此郑重声明:投票的目的是让为了更多的人知道和了解我们的选手及其作品,是为了 ......
飞翔的树叶 电子竞赛
USB例程3.2.0没有解决105芯片虚拟串口的问题
STM32_USB-FS-Device_Lib_V3.2.0 这个版本的例程也没有解决虚拟串口多收数据的问题呀 当PC端一次发送为64个字节的整数倍数据时,STM32这端会多收到64字节数据, 用仿真器调试时观察 ......
lbj412 stm32/stm8
三极管——认识及判别
半导体三极管也称为晶体三极管,可以说它是电子电路中最重要的器件。它最主要的功能是电流放大和开关作用。三极管顾名思义具有三个电极。二极管是由一个PN结构成的,而三极管由两个PN结构成,共 ......
rain 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2324  1801  319  2304  2502  10  54  27  43  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved