电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC901M000DG

产品描述LVDS Output Clock Oscillator, 901MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC901M000DG概述

LVDS Output Clock Oscillator, 901MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC901M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率901 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急寻做过PXA270,Flash为Intel J28F256P30B的文件系统脱机运行的高手帮忙
我的问题是内核Mount失败,找不到root 应该是内核里Flash驱动的问题 希望做过的大牛帮忙 因为时间很紧急,希望一定有过经验 要求在北京,此帖有效期一天 报酬面议 站内联系吧...
小飞龙 嵌入式系统
有谁会uC/OS II
有会uc/os-ii的高手吗?我要做论文 是基于uc/os-ii的串行通信的 有高手会的话 发给我好吗?我邮箱是stefa545@163.com 或者可以给我解释下源代码的也行 实在不懂啊 ...
IQ46 嵌入式系统
跪求cadence 15.5安装步骤
:Q各们谁有cadence 15.5安装步骤请与我分享;P...
毛承玲 PCB设计
晒晒论坛活动的奖品小米---小钢炮蓝牙音箱
抢楼的奖品,试听了下还不错,没中不足的是不带收音机和TF卡接口。 303633 前段的小米双肩包也晒晒 303634 ...
wawaw 聊聊、笑笑、闹闹
秀一下前几天用金币换的礼物
手机拍的照片不给力,可惜手里没有照相机。 95801 95802 本帖最后由 exiao 于 2012-9-8 09:50 编辑 ]...
exiao 聊聊、笑笑、闹闹
开源《串口监测工具 V1.0》
最近用LPC812和STM32F130C8T6做路过串口监测工具,其工具主要有以下几点功能: 129219 1. 串口232电平监测(4800~115200之间的各种数据),并通过串口输出(ASC/HEX两种格式固定波特率115 ......
zhaojun_xf NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 909  2200  2827  208  2535  39  52  5  37  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved