电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB675M000DGR

产品描述LVDS Output Clock Oscillator, 675MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB675M000DGR概述

LVDS Output Clock Oscillator, 675MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB675M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率675 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
通过IE浏览器控制继电器方案请教
打算做一个小产品,通过登陆IE浏览器来控制继电器开关的功能,现在单片机类型又多,网络接口芯片也多,不知道选用哪种合适,成本低点的,相对来说稳定可靠些的。我只要有个界面登陆进去,然后通 ......
wxssyau 嵌入式系统
智能视频监控分析:选择前端还是后端?
智能视频监控分析:选择前端还是后端? 从目前智能监控分析的使用情况来看,绝大多数采用的依旧是后端分析模式,方便排除故障,并可以有效的解决存储容量的压力,但由于是后端分析,一 ......
xyh_521 工业自动化与控制
自制RF扫频仪
搞射频电路的朋友应该都知道扫频仪是用来做什么的。本人喜欢搞无线电制作,经常需要调整LC回路参数和滤波器带宽,为了方便调 试,制作了这个0~45MHZ的数字扫频仪,使用非常方便,放上来分享 ......
mrf245 无线连接
获取 骨振动传感器LIS25BA 参赛者需要的相关资料(含官方资料、工程师们的评测)
获取骨振动传感器LIS25BA的参赛者可根据下方资料更快地入门: 468246 1、官方提供骨振动传感器LIS25BA资料 >>点此进入(含原理图,PCB,ST工程师评测) 2、官方直播培训回 ......
nmg ST MEMS传感器创意设计大赛专区
wince驱动问题请教
我想用arm的普通io口或者中断口,接受一串数字信号,把这个信号存储下来being处理,用的是arm2410 ,在wince下用evc怎么编程,怎么写这个接口的驱动程序,最这个是一点也不懂,公司非要我用这个 ......
10317E 嵌入式系统
提问+altium designer画pcb时如何画图像
altium designer画pcb时如何画图像?如下,该怎么绘制如下图像? 143629 ...
hjl240 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1759  1022  62  462  259  32  21  3  34  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved