电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB167M000DGR

产品描述LVDS Output Clock Oscillator, 167MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB167M000DGR概述

LVDS Output Clock Oscillator, 167MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB167M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率167 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于ADC采样率与输入信号带宽关系及香浓采样定律搞混淆了
举个例子;假设ADC现在要转换的输入信号频率为50MHz-70MHz的,该信号带宽是20M ,那我ADC选择时是选用40M采样率的还是采用140M的,之前有看到一篇文档http://www.docin.com/p-543020580.html,里 ......
萤火 模拟电子
[原创]AD转化并串行输出的问题
最近做一个AD转化并且串行传输到PC的设备 使用C51编写了下边的程序 不知道为什么,显示出来的是不正常的结果。 #include #include unsigned char xdata *ADC; //定义ADC0 ......
xinqrs 嵌入式系统
这次来一波自制的LM358放大电路的疑问
我把它硬件仿真出来,却发现没有放大作用,不知道怎么回事... ...
qq48299 模拟电子
请问 随机方式即按字节写24C256的最后64个字节和按页写它的最后64个字节的问题
请问 随机方式即按字节写24C256的最后64个字节和按页写它的最后64个字节时,24C256是如何知道 是程序是要求按页写 还是按字节写的 ...
一沙一世 stm32/stm8
打开SMS Editer的问题
(tmail.exe -service "SMS" -to "" -body""). 以上两个的tmail.exe 和 -service "SMS" -to "" -body""是否可以作为CreateProcess的前两个参数去打开SMS Editer? 第二个参数该怎么写呢?...
tigeracl 嵌入式系统
救生蜘蛛机器人
Graphical Embedded System Design Empowers Life Saving Spider Robots...
蓝雨夜 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2494  1447  998  1934  197  21  35  58  10  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved