电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA78M0000DG

产品描述LVDS Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA78M0000DG概述

LVDS Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA78M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率78 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TFT LCD的VCOM引脚
8寸TFT-LCD显示器,VCOM引脚何用,手册显示要3.65V电压,是直接供电就OK吗?...
wzp2007 电源技术
DM642 DSP/BIOS内容配置
static VPORTDIS_Params EVMDM642_vDisParamsChan = EVMDM642_DIS_PARAMS_CHAN_BT656_DEFAULT(PAL); static SAA7105_ConfParams EVMDM642_vDisParamsSAA7105 = EVMDM6 ......
羊羊任阳阳 DSP 与 ARM 处理器
system power 和 device power 有什么区别
在看pb文档,电源管理中的system power和device power有什么区别?...
yuanyzy 嵌入式系统
智能模型车底盘浅析
摘要:本文针对智能车比赛用模型车底盘,从汽车理论的角度对转向轮定位参数、车辆的重心选择、侧滑等原理进行了介绍,并通过对转向轮定位参数、舵机性能以及模型车转向稳态性的测试,得出了这些 ......
frozenviolet 汽车电子
计数器设计
小白求助大神可变模式计数器设计实验任务与要求1、设计模为 12、24、30、60的加法计数器;2、在控制信号的控制下实现变模计数;3、按下控制信号,计数器从0开始计数;4、设计一个共阴7段数码 ......
陷入迷途的学生 模拟电子
单片机交流电压测量算法问题
我把110V交流电压经过二极管整成半波,再送到单片机ad转换,用什么算法,才能准确得到实际交流电压,求高手指点一二,小弟多谢了,如图...
woody13 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1994  1006  505  28  509  48  49  1  40  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved