AUP/ULP/V SERIES, 3-INPUT MAJORITY LOGIC GATE, PDSO10, 1 X 1.70 MM, 0.50 MM HEIGHT, PLASTIC, SOT1081-2, XSON-10
参数名称 | 属性值 |
厂商名称 | NXP(恩智浦) |
包装说明 | VSON, |
Reach Compliance Code | unknown |
系列 | AUP/ULP/V |
JESD-30 代码 | R-PDSO-N10 |
长度 | 1.7 mm |
逻辑集成电路类型 | MAJORITY LOGIC GATE |
功能数量 | 1 |
输入次数 | 3 |
端子数量 | 10 |
最高工作温度 | 125 °C |
最低工作温度 | -40 °C |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | VSON |
封装形状 | RECTANGULAR |
封装形式 | SMALL OUTLINE, VERY THIN PROFILE |
传播延迟(tpd) | 22.4 ns |
座面最大高度 | 0.5 mm |
最大供电电压 (Vsup) | 3.6 V |
最小供电电压 (Vsup) | 0.8 V |
标称供电电压 (Vsup) | 1.1 V |
表面贴装 | YES |
技术 | CMOS |
温度等级 | AUTOMOTIVE |
端子形式 | NO LEAD |
端子节距 | 0.35 mm |
端子位置 | DUAL |
宽度 | 1 mm |
Base Number Matches | 1 |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved