电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1398M00DG

产品描述LVPECL Output Clock Oscillator, 1398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1398M00DG概述

LVPECL Output Clock Oscillator, 1398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1398M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1398 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
突破!在50纳米的硅片空间-访北京大学“系统芯片中新器件新工艺基础研究”项目组
来源:科技日报记者:向杰 实习生:张涵雪首席:张兴时间:2006年6月21日下午地点:北京大学信息科学技术学院     电脑、手机、MP3……几乎所有的电子产品中都有芯片的存在,现在已经很难想 ......
settleinsh PCB设计
MSP430资料
本帖最后由 小城大事 于 2014-8-7 13:48 编辑 见附件...
小城大事 51单片机
求救,u-cos的任务控制块与任务指针的关系!
在看书看到任务控制块的介绍,任务控制块链表的介绍以及任务堆栈的介绍时,模糊了概念,求各位大神给小弟详解一下。 任务控制块,任务控制块链表以及任务堆栈3者的关系? 任务控制块,与任务 ......
562416191 实时操作系统RTOS
24c02读写
连续读取八个字节,第一次正确,第二次错误,第三次正确,如此反复,是什么原因,请各位指点。...
aishangsiemens 51单片机
wince6(s3c6410) usb camera(uvc) driver请教,可外包
使用网上的webcam.dll,可以在系统认到(cam2:) 但是无法显示,网上有camtest2和camtest3是app界面看视频的, 不过挂不起来, camera是uvc免驱的,vga输出jpeg, 哪位有兴趣、经验和时间 ......
richpowerHK 嵌入式系统
使用ADSP-CM402FSINC滤波器和AD7401A实现隔离式电机控制反馈
使用ADSP-CM402F_ADSP-CM403F_ADSP-CM407F_ADSP-CM408F SINC滤波器和AD7401A实现隔离式电机控制反馈 ...
蓝雨夜 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2198  579  767  1379  242  45  47  37  39  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved