电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB900M000DGR

产品描述LVDS Output Clock Oscillator, 900MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB900M000DGR概述

LVDS Output Clock Oscillator, 900MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB900M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率900 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
融合IP的几把剑
导读--随着传输数据、语音和视频的网络融合逐渐实现,人们对融合概念的理解也逐渐深入。   随着传输数据、语音和视频的网络融合逐渐实现,人们对于融合的概念的理解也逐渐的深入。而“ ......
maker 无线连接
高效率LED驱动电路的特性
1、单个led的流明效率与用LED作光源构成的灯具的流明效率异同 针对某一个特定的LED,加上规定的正向偏置,例如加上IF=20mA正向电流后(对应的VF≈3.4V),测得的辐射光通量Φ=1.2lm,则这 ......
qwqwqw2088 LED专区
有人想一块参加嵌入式培训的吗?
有人想一块参加港湾嵌入式培训的吗?有的话联系QQ568689807,我仔细比较了一下,港湾还可以,便宜,各方面还差不多,他们说几个人一块报可以优惠,大家想参加的和我联系下,咱们一块报...
zdhm 嵌入式系统
关于z-stack加密功能的疑问
大家好。 我现在用的是Z-Stack Home1.2.0协议栈版本,需要用到Zigbee的加密功能。使用方法是直接在IAR工程的编译选项中使能SECURE选项,编译下载后设备间也可以进行加密数据通信。 问题是: ......
Zigbee_App 无线连接
关于安森美半导体和安富利物联网创新设计大赛延期说明
关于安森美半导体和安富利物联网创新设计大赛延期说明 亲爱的参赛网友: 很遗憾地通知您,2020-2021年安森美半导体和安富利物联网创新设计大赛,原定于1月31日之前为入围网友邮寄 ......
EEWORLD社区 物联网大赛方案集锦
问下Keil C的注册机是不是都会被报木马?
好几个版本的注册机都被杀毒软件报木马了,有点怀疑是不是误报了...
liyanping 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1007  2057  2849  370  1358  21  42  58  8  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved