电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA179M000DG

产品描述CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DA179M000DG概述

CMOS/TTL Output Clock Oscillator, 179MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA179M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率179 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
奉上一张LM3S8962的全功能电路原理图
奉上一张LM3S8962的全功能电路原理图,基本功能该有的都有,就不说了,自己下载下来看吧。高级模块包括:CAN 、485 、SSI、以太网、带触摸TFT、SD卡接口(在TFT模块上面)、电机驱动、PS2接口、 ......
fengxu0217 微控制器 MCU
请问ST的MCU的开发工具那家的比较好?
请问ST的MCU的开发工具那家的比较好? 相关链接:http://www.mcu361.com...
laoyuyin stm32/stm8
开关电源输入滤波电路怎么设计?
任何电磁干扰的发生都必然存在干扰能量的传输和传输途径(或传输通道)。通常认 为电磁干扰传输有两种方式:一种是传导传输方式;另一种是辐射传输方式,电子设备工作频率越来越高,不 ......
Jacktang 模拟与混合信号
无论SOPC中添加什么模块 顶层文件中都只有clk和reset_n这两个引脚
如题 该怎么解决?? 谢谢...
fgfgfg 嵌入式系统
各位朋友帮忙仿真下这个模4计数器吧
最近在本书上有这样一个模4计数器,但是感觉程序有问题,所以想仿真看下,但是用Quartus软件仿真一直得不出波形。还望各位朋友能帮忙做下仿真,看看到底哪出问题了 library ieee; use ieee.st ......
zhupingheng FPGA/CPLD
e络盟 2012树莓派 (Raspberry Pi)发烧友见面会
e络盟计划在10月在上海举行一场Raspberry Pi发烧友见面会,任何发烧友都可以转发报名参与,将为出席者提供免费晚餐,同时欢迎发烧友展示自己的应用,将提供必要演示设施。地点IC咖啡。名额有限, ......
maylove 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1306  506  1326  2528  1269  27  11  51  26  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved