电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB655M000DGR

产品描述LVDS Output Clock Oscillator, 655MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BB655M000DGR概述

LVDS Output Clock Oscillator, 655MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB655M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率655 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ADC启动后,无法用DMA或者转换后的值
我想用AD启动后,转换完后,DMA就把转换完的值就直接传送到数组,不用进入中断,一直调试部成功!AD和DMA配置程序如下: uint32_t pui32ADCValue={0,0,0,0,0,0,0,0}; uint8_t pui8DMAContro ......
ZhengLang 微控制器 MCU
无感驱动能完全替代有感吗?
在BLDC驱动芯片选型时看到很多新出的都是无传感器类型,请问这种无传感器能完全替代有传感器吗?各种的优缺点是什么?...
littleshrimp 电机控制
电机驱动开发交流之三:软件部分的组成说明
接上一个帖子:https://bbs.eeworld.com.cn/thread-1155646-1-1.html 软件部分的说明: 软件工程师除了自己的软件编写、调试之外,还担负着产品测试的重任,那么软件部分包含哪 ......
安驱技术_孙大卫 电机控制
求住用mps-430 2553
1~5伏正弦波信号的采集与显示,1602显示,最大值与最小值,平均值,要求有128个点,50Hz的正弦信号 求助啊 ADC 不会用啊...
kokoko110 微控制器 MCU
有哪位高手、好心人贡献一份IFS2003
求哪位高手、好心人贡献一份IFS2003? 在这谢谢了!...
ssky 嵌入式系统
MP3302DJ芯片驱动640*480的液晶屏发热问题
电路基本按手册设计,PB14脚设置为使能脚,输入电平为3.3V,LEDK,LEDA接液晶驱动脚。上电使能液晶正常会量,但芯片有点发烫,这是怎么回事?帮我分析一下,谢谢。 617760 ...
nibofys LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2644  2692  2753  2894  1241  44  2  42  43  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved