电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB398M000DG

产品描述LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EB398M000DG概述

LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB398M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率398 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI zigbee sensor monitor找不到串口
81568 别人的计算机可以,我的不行,不知道咋回事?...
ljt8015 无线连接
封装中的界面热应力分析
1 引言微电子器件封装中往往都要使用多种不同热膨胀系数的材料,由于材料间的热失配及制造和使用过程中的温度变化,使得各层材料及界面都将承受不同的热应力。层间界面热应力和端部处的热应力集 ......
fengzhuang PCB设计
Wince5.0 中RTL8139的驱动支持RTL8139D的芯片么
我用的CEPC的BSP,平台是PC104,网卡是RTL8139D,我在PB中加入了RTL8139的驱动,去掉了enable KITL选项,可是系统启动后一切正常,就是ping不通, error code 11010 ping自己能ping通, ipco ......
秋水长天 嵌入式系统
DAC902输出波形不对称
我按照DAC902数据手册提供的典型运用电路,使用DAC902输出一个锯齿波,输出的波形不对称。负峰的峰值是-1V(单片机写入0,和数据手册的相符合),但是正峰只有800mV(单片机写入4095,按数据手 ......
CWRF 测试/测量
局域网通信软件
一个很好的局域网通信软件...
thf186 聊聊、笑笑、闹闹
在linux下面mkfifo建立有名管道的默认值的大小怎么修改?
看了一些资料,上面只说了有名管道的默认大小是4096字节(mkfifo), 请问在哪个位置可以修改这个默认值? 我在/sys/stat.h /sys/types.h里面没有看到相关的配置。 请高手帮忙分析一下? ...
37°男人 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 154  924  1648  1827  1686  14  53  55  37  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved