电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-8959817MMA

产品描述Standard SRAM, 128KX8, 45ns, CMOS, CQCC32, CERAMIC, LCC-32
产品类别存储    存储   
文件大小211KB,共17页
制造商Micross
官网地址https://www.micross.com
下载文档 详细参数 全文预览

5962-8959817MMA概述

Standard SRAM, 128KX8, 45ns, CMOS, CQCC32, CERAMIC, LCC-32

5962-8959817MMA规格参数

参数名称属性值
零件包装代码QFJ
包装说明QCCN, LCC32,.45X.55
针数32
Reach Compliance Codecompliant
ECCN代码3A001.A.2.C
最长访问时间45 ns
其他特性TTL COMPATIBLE INPUTS/OUTPUTS, 2V DATA RETENTION, BATTERY BACKUP, LOW POWER STANDBY
I/O 类型COMMON
JESD-30 代码R-CQCC-N32
JESD-609代码e0
长度13.97 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量32
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织128KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCN
封装等效代码LCC32,.45X.55
封装形状RECTANGULAR
封装形式CHIP CARRIER
并行/串行PARALLEL
电源5 V
认证状态Qualified
筛选级别MIL-STD-883
座面最大高度3.048 mm
最大待机电流0.001 A
最小待机电流2 V
最大压摆率0.115 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式NO LEAD
端子节距1.27 mm
端子位置QUAD
宽度11.43 mm
Base Number Matches1

文档预览

下载PDF文档
SRAM
MT5C1008
128K x 8 SRAM
WITH DUAL CHIP ENABLE
AVAILABLE AS MILITARY
SPECIFICATIONS
•SMD 5962-89598
•MIL-STD-883
PIN ASSIGNMENT
(Top View)
32-Pin DIP (C, CW)
32-Pin CSOJ (SOJ)
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
32-Pin LCC (EC)
32-Pin SOJ (DCJ)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
FEATURES
High Speed: 12, 15, 20, 25, 35, 45, 55 and 70 ns
Battery Backup: 2V data retention
Low power standby
High-performance, low-power CMOS process
Single +5V (+10%) Power Supply
Easy memory expansion with CE1\, CE2, and OE\
options.
• All inputs and outputs are TTL compatible
• Micross Components uses die type Cy7C109B from
Cypress -6-T SRAM cell design
32-Pin LCC (ECA)
4 3 2 1 32 31 30
NC
A16
A14
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
DQ2
DQ3
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
V
CC
A15
CE2
WE\
A13
A8
A9
A11
OE\
A10
CE\
DQ8
DQ7
DQ6
DQ5
DQ4
OPTIONS
• Timing
12ns access
15ns access
20ns access
25ns access
35ns access
45ns access
55ns access
70ns access
• Package(s)•
Ceramic DIP (400 mil)
Ceramic DIP (600 mil)
Ceramic LCC
Ceramic LCC
Ceramic Flatpack
Ceramic SOJ
Ceramic SOJ
• 2V data retention/low power
MARKING
-12 (contact factory)
-15
-20
-25
-35
-45
-55*
-70*
A7
A6
A5
A4
A3
A2
A1
A0
DQ1
5
6
7
8
9
10
11
12
13
A12
A14
A10
6
NC
V
CC
A15
CE2
32-Pin Flat Pack (F)
29
28
27
26
25
24
23
22
21
WE
\
A13
A8
A9
A11
OE
\
A10
CE1
\
DQ8
14 15 16 17 18 19 20
GENERAL DESCRIPTION
The MT5C1008 SRAM employs high-speed, low
power CMOS designs using a four-transistor memory cell, and
are fabricated using double-layer metal, double-layer polysili-
con technology.
For design flexibility in high-speed memory appli-
cations, this device offers dual chip enables (CE1\, CE2) and
output enable (OE\). These control pins can place the outputs
in High-Z for additional flexibility in system design. All de-
vices operate from a single +5V power supply and all inputs
and outputs are fully TTL compatible.
Writing to these devices is accomplished when write
enable (WE\) and CE1\ inputs are both LOW and CE2 is HIGH.
Reading is accomplished when WE\ and CE2 remain HIGH
and CE1\ and OE\ go LOW. The devices offer a reduced
power standby mode when disabled, allowing system designs
to achieve low standby power requirements.
The “L” version offers a 2V data retention mode,
reducing current consumption to 1mA maximum.
C
CW
EC
ECA
F
DCJ
SOJ
L
No. 111
No. 112
No. 207
No. 208
No. 303
No. 501
No. 507
*Electrical characteristics identical to those provided for the 45ns
access devices.
For more products and information
please visit our web site at
www.micross.com
MT5C1008
Rev. 6.8 01/10
Micross Components reserves the right to change products or specifications without notice.
1
DQ2
DQ3
V
SS
DQ4
DQ5
DQ6
DQ7
求一个问题!
若内存地址区间为:4000H-43FFH,每个存储单元可存储16bit,该存储区域由4个存储芯片构成,则构成该内存所用的存储芯片的容量为多少?...
a79571843 嵌入式系统
分享Electronic Circuit Arlalysis and Design(Neamen)习题答案
电子电路的分析与设计Electronic Circuit Arlalysis and Design(Neamen)是本不错的教材习题答案在网上寻找了很久,翻遍google几十页链接,得到的下载地址都是那个失效的,郁闷最后在咋们国内网 ......
enlwm 模拟电子
一周测评情报放送~一次看过瘾!
hello,大家好~我是管理员okhxyyo~从本周起,管管我会每周给大家整理测评情报,这里有最新的测评活动,也有新鲜出炉的测评报告,还可以在这里抢先看板,满足你的好奇心,来猜猜下一个要推出的测 ......
okhxyyo 测评中心专版
at5011A在200kHz出现一个比本底高10dB的峰值
买了台at5011A用了一端时间,现在在200kHz出现一个比本底高10dB的峰值(打开了视频滤波器和20k中频滤波器)不知道是什么问题?...
ssawee 测试/测量
请教一个串口波特率方面的问题
我最近在使用MSP430串口通信时遇到一个问题 我使用2个MSP430相互通信,一个跑16M主频,一个跑1M主频 16M主频的发送一条22个字节的数据,1M主频的收到数据反馈一个22字节的数据 两个单片 ......
littleshrimp 微控制器 MCU
XA9500XL:高性能3.3V CPLD汽车电子XA系列
XA9500XL:高性能3.3V CPLD汽车电子XA系列器件,采用0.35um CMOS工艺,AEC-Q100器件资格,工作温度-40度到85度C和-40度到125度C,系统时钟100MHz(10ns),宏单元36到144,可用门从800到3200个,寄存器从3 ......
frozenviolet FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2458  1725  242  1424  1858  22  17  46  9  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved