电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB148M000DG

产品描述LVDS Output Clock Oscillator, 148MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BB148M000DG概述

LVDS Output Clock Oscillator, 148MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB148M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率148 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----用LaunchPad BoosterPack生态系统快速建立原型(2)
用LaunchPad BoosterPack生态系统快速建立原型(2):https://training.eeworld.com.cn/course/306...
cuipin 聊聊、笑笑、闹闹
监控智能分析技术的优势在哪?
目前监控系统中,存储和传输问题是首要面临的难关,大量无用视频信息被存储、传输,既浪费了存储空间又增加了带宽,智能分析的目的是为了视频存储所需要的空间减少从而缓解带宽压力,或者对于一 ......
xyh_521 工业自动化与控制
FPGA程序调试方法
大容量FPGA程序,在调试时,经常为了看一个结果,编译都需要很长时间。有没有办法,提高FPGA调试效率?欢迎大家发言!...
eeleader FPGA/CPLD
抠图问题。高手进来看看。。大家都进来看看。
先画一个大的背景,在指定的RECT处点击,会出现一张小图。当鼠标UP的时候,图会消失。 但是现在背景图太大。用最简便的方式会非常卡。每次都要重新刷新整个背景。 现在想用点击后出来小图。当 ......
nankeey 嵌入式系统
新思科技 Synopsys 最新IP资源推荐——人工智能、汽车、高性能计算
本期新思科技分享的IP资源包括3个主要行业的最新技术方案和前沿技术解读。 人工智能 AI+ML,让芯片验证这场持久战提前结束 为什么内存计算会颠覆 AI SoC 开发 为 AI SoC 选择存储器 ......
arui1999 综合技术交流
急!!!!!用keybd_event发VK_BACK(0X08)居然能打开IE浏览器
定义了一个按键是退格键 keybd_event(VK_BACK, 0, 0, 0); 当在CE桌面时,点这个按键就默认打开IE浏览器 其他情况可以实现退格功能! 请问各位这个问题怎么解决呢...
xzl 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 244  355  1114  1667  1266  10  48  14  34  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved