电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB853M000BG

产品描述LVPECL Output Clock Oscillator, 853MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB853M000BG概述

LVPECL Output Clock Oscillator, 853MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB853M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率853 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
msp430f5529触摸按键的程序啊,不是版自带的,怎么破
求触摸按键程序!借鉴开发板自带的程序想写一个控制触摸按键的程序,各种COPY,粘贴,最终结果是各种错误,改的头都大了,谁有写过的程序啊,还有大家都怎么学的这个触摸按键呢???????? ......
yinger01 微控制器 MCU
can总线 要是两个节点相距100米,从哪些方面去保证传输的最大速率,最大能达到多少?
要是两个节点相距100米,从哪些方面去保证传输的最大速率,最大能达到多少? ...
洋洋阳阳 stm32/stm8
如何在WinCE下编写U盘文件读写及比较的程序?
想在WinCE下,编写一个U盘文件读写及文件比较的小程序,请指教,最好用源码举例.谢谢....
illino 嵌入式系统
GPSID的源码谁能提供一下
我安装的是PB5.0,里面好像没有这个,我不知道6.0里面有没有,麻烦安装6.0的朋友看看。 http://msdn.microsoft.com/en-us/library/bb202027.aspx MS说了在这些地方: The GPS Intermediate D ......
treetree600 嵌入式系统
功率因数校正(PFC)功能的实现
本帖最后由 paulhyde 于 2014-9-15 03:16 编辑 我们老师分析的今年题目,估计会用到这方面的内容,和大家分享分享…… ...
cgp9086 电子竞赛
【安信可NB-IoT开发板EC-01F-Kit测评】刷一下flash
本帖最后由 北方 于 2021-12-21 16:22 编辑 1、经过几轮测试下来,基本确认这个模块有问题,如果不是器件和接线有问题,就是flash没有正确刷机。基本判断如下, USB连接串口,显示COM6 ......
北方 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 762  2403  2411  905  2705  16  49  19  55  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved