电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA354M000DG

产品描述CMOS/TTL Output Clock Oscillator, 354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DA354M000DG概述

CMOS/TTL Output Clock Oscillator, 354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA354M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率354 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
无线网桥的正确选择方法。
如何选择无线网桥 使用的无线网桥越来越多,尤其是布线不方便。建筑环境不好的地方被广泛使用。如何选择一个好的无线网桥? 简述: A什么是无线网桥? 419661 顾名思义,无线网桥是 ......
饮情2019 能源基础设施
28335 eQEP配置测速问题
各位好,小弟我关于eQEP的配置有些问题想来请教一下:在正交模式下,根据操作手册: 低速测量流程:1)单位位置事件发生(UPPS配置) ; 2)标志位UPENVT = 1 ; ......
ZhuFeng 微控制器 MCU
电子学计算软件
LC谐振频率计算,感抗计算,容抗计算,电路参数计算 268318 ...
yjtyjt 下载中心专版
2SD315使用时注意事项
a、工作模式 驱动模块的模式选择端MOD外接+15V电源,输入引脚RC1和RC2接地,为直接工作模式.逻辑控制电平采用+15V,信号输入管脚InA、InB连接在一起接收来自单片机的脉冲信号.2SD315A的SO1和SO2 ......
eeleader 工业自动化与控制
详解怎样对自己的程序进行模块化管理
刚开始写程序的时候,我们都是把所有的C程序写在一个C文件中。首先包含所需的头文件,后面进行宏定义和全局变量声明以及函数的声明。然后是一个一个的子程序,最后写主函数。这样在写一些简单的 ......
tiankai001 单片机
有关定时器的疑问
1. 定时器响应中断后,是继续计数还是等中断函数执行完后再继续计数2. 如果是响应中断还继续计数,那么第一次的中断还未结束,第二次产生的中断能否响应...
孤獨の快樂 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2661  2098  1004  1023  1034  32  33  35  28  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved