电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACHB16.384/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACHB16.384/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACHB16.384/20.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
nets must contain more than one pin 终于解决
orcad16.3 。pads9.3 .win7电脑。原理图规则检查,正常,导出网表。pads导入网表,出现nets must contain more than one pin。。。。我找到对应网络,明明连接了不止一个元件。 把网络连线 ......
ienglgge PCB设计
车载 图像传送 协议
本帖最后由 5525 于 2016-6-28 22:30 编辑 GMSL:Gigabit Multimedia Serial Link 速度多少? 速度可达3.125Gbps/s, 传图像1280 x 720 x 24 x 60 没问题 哪怕15米长,都是OK的。 ......
5525 汽车电子
“这是个坑”+ 秒回事件
说一个之前工作中遇到的事情,被坑了一整天。 事情是这样的,之前在公司做的产品是车载导航,在掉电的时候Power模块会通知各机能模块要掉电了,你们有什么要处理的赶紧处理,处理完成 ......
Bingqi23 嵌入式系统
关于滤波器的一个疑问?
本帖最后由 飞鸿浩劫 于 2017-8-24 00:13 编辑 做个DDS信号源,想对DDS输出信号使用巴特沃斯LC低通滤波器进行滤波,然后进入运放进行放大,DDS的输出信号是个电流信号(最大5ma),按照DATAS ......
飞鸿浩劫 模拟电子
STR730的疑惑
近来用STR730搞个项目发觉EIC算中断程序地址这样算0XF3E0+0X00000040+8+0XFFFFFC18=0x0000f040事实上跳到0X80000040处,高16位就不说了,固定的,低16位就搞不懂了,多了个0XF000即0XF3E0 ......
xsllinlin stm32/stm8
就业问题
2013年趋势分析:智能电视还能变啥样? 2012-11-14 13:05:52 来源:中国家电在线 从黑白到彩色,从模拟到数字,从平面到2D再到3D,从“看电视”到“用电视”再到“玩电视”……日新月异的电视技 ......
ljm945 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 513  1434  2566  1952  2695  8  2  26  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved