电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7005S25GG8

产品描述Dual-Port SRAM, 8KX8, 25ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68
产品类别存储    存储   
文件大小358KB,共21页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

7005S25GG8概述

Dual-Port SRAM, 8KX8, 25ns, CMOS, CPGA68, 1.180 X 1.180 INCH, 0.160 INCH HEIGHT, GREEN, CERAMIC, PGA-68

7005S25GG8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
包装说明PGA,
Reach Compliance Codecompliant
最长访问时间25 ns
JESD-30 代码S-CPGA-P68
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织8KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式PIN/PEG
端子位置PERPENDICULAR
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
8K x 8 DUAL-PORT
STATIC RAM
Features
IDT7005S/L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 35/55ns (max.)
– Commercial:15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7005S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7005L
Active: 700mW (typ.)
Standby: 1mW (typ.)
IDT7005 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for BUSY output flag on Master,
M/S = L for BUSY input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PGA, quad flatpack, PLCC, and a 64-pin
thin quad flatpack
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2738 drw 01
SEPTEMBER 2012
1
©2012 Integrated Device Technology, Inc.
DSC 2738/17
2009年全国大学生电子设计竞赛命题原则及征题要求
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 一、命题原则及要求 1、命题范围 应以电子技术(包括模拟和数字电路)应用设计为主要内容。可以涉及模-数混合电路、单片机、嵌入式系统、DSP ......
open82977352 电子竞赛
FPGA课程设计中的一个小问题,大家帮忙看一下。。。
最近老师布置了一个课程设计,用FPGA实现一个音乐点唱机。将3首乐谱存放在rom中,然后通过按键切歌。具体要求如下: 1。复位时蜂鸣器不播放音乐 2。按下第1按键时播放第一首音乐,播放过程中 ......
panxiao FPGA/CPLD
ECG中共模抑制比测试中,测试信号为什么选择20Vrms/50Hz的正弦信号?
如题,之前查看过YY1139和IEC60601-2-25的共模抑制比测试方案,针对他给出的20Vrms/50Hz的正弦测试信号不太理解,为什么会选定在这样幅值的信号,请求解答 ...
dswu233 模拟电子
“死人”向版主请安,顺带问些“最新行情”
5个月的“墓地生活”也算“舒坦”,本打算退出“MCU舞台”,可又被逼无奈。 准备正式启用STM32作为“活过来”的第1个产品,以菜农现有成熟技术储备, 打算做到: 1.网上远程ISP ......
hljlijun stm32/stm8
大家有没有申请“软件著作权”的经验?里面的设计说明有没有格式?
大家有没有申请“软件著作权”的经验?里面的设计说明有没有格式? ...
蓝雨夜 聊聊、笑笑、闹闹
PIC struct 嵌套 MPLAB 编译出错!
有请大虾帮忙解决 C51有编译通过的语句: struct{ any_data; any_data; }no1; struct{ struct part no1; any_data; }no2; 传递给PIC有语句: struct{ any_data: 5; any_data: ......
zhf6050 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1307  578  1399  882  3  51  44  50  34  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved